摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
主要符号说明 | 第8-9页 |
第一章 绪论 | 第9-12页 |
·前言 | 第9页 |
·量子可逆逻辑 | 第9-11页 |
·本文主要的研究内容以及论文结构 | 第11-12页 |
第二章 量子可逆逻辑线路的基本知识 | 第12-26页 |
·量子位 | 第12-13页 |
·幺正操作 | 第13页 |
·可逆逻辑函数 | 第13-15页 |
·基本量子可逆逻辑门 | 第15-24页 |
·一位量子可逆逻辑门 | 第16-18页 |
·二位量子可逆逻辑门 | 第18-22页 |
·多位量子可逆逻辑门 | 第22-24页 |
·量子线路结构 | 第24-25页 |
·本章小结 | 第25-26页 |
第三章 量子全加法器及量子可逆 BCD 加法电路 | 第26-39页 |
·量子可逆逻辑门 | 第26-32页 |
·量子 New Toffoli 门 | 第26-27页 |
·量子 ZRQ1 门 | 第27-30页 |
·量子 NC 门 | 第30-32页 |
·经典 BCD 加法电路 | 第32-33页 |
·新型的量子可逆 BCD 加法电路 | 第33-35页 |
·量子串行进位四位二进制加法电路 | 第33页 |
·量子可逆 BCD 溢出检测逻辑电路 | 第33-34页 |
·量子可逆 BCD 溢出校正逻辑电路 | 第34-35页 |
·量子全加法器及量子可逆 BCD 加法电路的性能分析 | 第35-38页 |
·ZRQ1 完成量子全加法器的性能分析 | 第35-36页 |
·量子可逆 BCD 溢出检测逻辑电路的性能分析 | 第36页 |
·新型的量子 BCD 加法电路的性能分析 | 第36-37页 |
·N 比特量子可逆 BCD 加法电路的性能分析 | 第37-38页 |
·本章小结 | 第38-39页 |
第四章 基于控制线的量子可逆 BCD 加/减法电路 | 第39-52页 |
·量子可逆逻辑门 | 第39-44页 |
·TR 门 | 第39-40页 |
·Modified Toffoli 门 | 第40-41页 |
·量子可逆 ZRQ2 门 | 第41-44页 |
·经典 BCD 全加/减法电路 | 第44-46页 |
·量子可逆 BCD 加/减法电路的控制实现 | 第46-50页 |
·量子可逆串行进位四位二进制加/减法操作 | 第46-48页 |
·量子可逆 BCD 加/减法器溢出检测逻辑电路 | 第48-49页 |
·量子可逆 BCD 加/减法器溢出校正逻辑电路 | 第49-50页 |
·基于控制线的量子可逆 BCD 加/减法电路的性能分析 | 第50-51页 |
·ZRQ2 门完成量子可逆全加/减法器的性能分析 | 第50-51页 |
·量子可逆 BCD 加/减法电路的性能分析 | 第51页 |
·本章小结 | 第51-52页 |
第五章 量子可逆比较器的研究与设计 | 第52-63页 |
·1-bit 量子可逆比较器的设计 | 第52-55页 |
·4-bit 量子可逆比较器的设计 | 第55-57页 |
·量子可逆比较器的综合性能分析 | 第57-62页 |
·1-bit 量子可逆比较器的性能分析 | 第57-59页 |
·1-bit 量子可逆比较器最低标准分析 | 第59页 |
·4-bit 的量子可逆比较器的性能分析 | 第59-61页 |
·n-bit 的量子可逆比较器的性能分析 | 第61页 |
·检查及纠正 4-bit 量子可逆比较器的正确性 | 第61-62页 |
·本章小结 | 第62-63页 |
第六章 总结与展望 | 第63-64页 |
·全文总结 | 第63页 |
·今后的工作与展望 | 第63-64页 |
参考文献 | 第64-67页 |
个人简历 在读期间发表的学术论文及主持参与课题 | 第67-69页 |
致谢 | 第69页 |