摘要 | 第1-7页 |
ABSTRACT | 第7-18页 |
第1章 绪论 | 第18-28页 |
·课题研究背景 | 第18-22页 |
·ADC发展历史 | 第18-20页 |
·ADC研究现状 | 第20-21页 |
·无线传感网络 | 第21-22页 |
·SAR ADC研究现状及面临的挑战 | 第22-26页 |
·研究现状 | 第22-25页 |
·面临的挑战 | 第25-26页 |
·本文研究内容和贡献 | 第26页 |
·研究内容 | 第26页 |
·主要贡献和创新点 | 第26页 |
·论文结构 | 第26-28页 |
第2章 ADC原理、结构及其性能指标 | 第28-50页 |
·ADC的基本概念 | 第28-29页 |
·ADC量化误差 | 第28-29页 |
·静态特性参数 | 第29-31页 |
·ADC失调误差(offset error) | 第29-30页 |
·ADC增益误差(gain error) | 第30页 |
·微分非线性(DNL) | 第30页 |
·积分非线性(INL) | 第30-31页 |
·动态特性参数 | 第31-33页 |
·信噪比(SNR) | 第31页 |
·动态范围(dynamic range) | 第31-32页 |
·无杂散动态范围(SFDR) | 第32页 |
·总谐波失真(THD) | 第32-33页 |
·信号噪声失真比(SNDR) | 第33页 |
·有效位数(ENOB) | 第33页 |
·有效分辨率带宽(ERBW) | 第33页 |
·ADC分类 | 第33-39页 |
·全并行(Flash) ADC | 第34页 |
·两步转换(Two-step)ADC | 第34-35页 |
·Pipeline ADC | 第35-36页 |
·时间交织(Time-interleaved)ADC | 第36-37页 |
·Sigma-delta ADC | 第37页 |
·逐次逼近型(SAR)ADC | 第37-39页 |
·ADC精度、速度和功耗 | 第39-48页 |
·ADC的精度 | 第40页 |
·ADC的速度 | 第40-41页 |
·ADC的功耗 | 第41-45页 |
·ADC的FOM值 | 第45页 |
·ADC的性能总结 | 第45-48页 |
·小结 | 第48-50页 |
第3章 SAR ADC精度、速度和功耗之间优化 | 第50-110页 |
·逐次逼近ADC | 第50-54页 |
·电荷重分配(charge redistribution) | 第50-52页 |
·电容的理解 | 第52-54页 |
·采样保持电路 | 第54-57页 |
·热噪声 | 第55页 |
·孔径误差(Aperture Error) | 第55-57页 |
·跟踪带宽(track bandwidth) | 第57页 |
·采样开关 | 第57-63页 |
·MOS管开关 | 第57-60页 |
·自举(Bootstrap)开关 | 第60-62页 |
·底板采样 | 第62-63页 |
·顶板采样 | 第63页 |
·DAC | 第63-80页 |
·DAC分类 | 第63-65页 |
·DAC的精度 | 第65-68页 |
·DAC的速度 | 第68-72页 |
·DAC的功耗 | 第72-80页 |
·比较器 | 第80-100页 |
·比较器的基本概念 | 第80-81页 |
·比较器的分类 | 第81-84页 |
·比较器的速度 | 第84-89页 |
·比较器的功耗 | 第89-92页 |
·比较器的精度 | 第92-93页 |
·比较器的噪声 | 第93-97页 |
·比较器的失调电压(offset voltage) | 第97-100页 |
·SAR ADC数字逻辑电路 | 第100-104页 |
·SAR ADC逻辑工作过程 | 第100-101页 |
·SAR ADC逻辑电路速度 | 第101-103页 |
·数字逻辑电路的功耗 | 第103-104页 |
·SAR ADC精度、速度和功耗总结 | 第104-108页 |
·SAR ADC精度 | 第104-105页 |
·SAR ADC速度 | 第105-106页 |
·SAR ADC功耗 | 第106-108页 |
·SAR ADC设计方法总结 | 第108-109页 |
·小结 | 第109-110页 |
第4章 一种10位0.6V 1MS/s SAR ADC设计实现 | 第110-136页 |
·设计要求 | 第110页 |
·系统级设计考虑 | 第110-112页 |
·共模相关的失调电压 | 第112-113页 |
·共模稳定电路(Common Mode Stabilizer,CMS) | 第113-119页 |
·共模稳定电路原理 | 第113-115页 |
·共模稳定电路速度 | 第115-116页 |
·共模稳定电路功耗 | 第116-117页 |
·共模稳定电路仿真 | 第117-119页 |
·各个模块电路设计 | 第119-125页 |
·DAC结构 | 第120页 |
·开关管设计 | 第120-122页 |
·比较器 | 第122页 |
·SAR ADC控制逻辑 | 第122-123页 |
·异步时钟生成电路 | 第123-125页 |
·输出寄存器 | 第125页 |
·版图设计 | 第125-133页 |
·匹配性设计 | 第125-126页 |
·可靠性设计 | 第126-127页 |
·衬底噪声 | 第127-128页 |
·电源和地噪声 | 第128页 |
·SAR ADC版图实现 | 第128-133页 |
·SAR ADC芯片实现 | 第133-134页 |
·小结 | 第134-136页 |
第5章 SAR ADC测试 | 第136-144页 |
·ADC测试 | 第136-139页 |
·静态测试 | 第136-138页 |
·动态测试 | 第138-139页 |
·PCB设计 | 第139-140页 |
·测试结果 | 第140-142页 |
·小结 | 第142-144页 |
第6章 总结与展望 | 第144-146页 |
·工作总结 | 第144-145页 |
·未来展望 | 第145-146页 |
参考文献 | 第146-153页 |
致谢 | 第153-154页 |
攻读博士学位期间发表的论文和研究经历 | 第154页 |