千兆速率同轴电缆接入编码调制技术研究
摘要 | 第1-5页 |
Abstract | 第5-16页 |
第一章 绪论 | 第16-29页 |
·研究背景与意义 | 第16-20页 |
·三网融合 | 第16-18页 |
·下一代广播电视网 | 第18-20页 |
·国内外研究现状调研 | 第20-27页 |
·同轴电缆接入技术研究现状 | 第20-22页 |
·编码调制技术研究现状 | 第22-27页 |
·内容与结构安排 | 第27-29页 |
第二章 千兆速率同轴电缆接入系统描述与关键技术 | 第29-44页 |
·引言 | 第29-30页 |
·千兆速率同轴电缆接入系统架构 | 第30-35页 |
·系统结构 | 第30-31页 |
·物理层信号处理流程 | 第31-33页 |
·物理层帧结构 | 第33-35页 |
·物理层关键技术 | 第35-43页 |
·LDPC 码简介 | 第35-39页 |
·QAM 调制解调 | 第39-43页 |
·小结 | 第43-44页 |
第三章 LDPC 编码算法设计与实现 | 第44-58页 |
·引言 | 第44-45页 |
·LDPC 编码算法设计 | 第45-48页 |
·直接生成矩阵编码方法 | 第45页 |
·近似下三角矩阵编码方法 | 第45-46页 |
·本系统采用的编码方法 | 第46-47页 |
·仿真结果与分析 | 第47-48页 |
·LDPC 编码的 FPGA 实现 | 第48-57页 |
·设计需求与开发环境 | 第48-49页 |
·传统编码器结构 | 第49-52页 |
·编码器设计 | 第52-57页 |
·资源分析 | 第57页 |
·小结 | 第57-58页 |
第四章 LDPC 译码算法设计与实现 | 第58-86页 |
·引言 | 第58页 |
·MP 算法基本原理 | 第58-60页 |
·LDPC 译码算法设计 | 第60-69页 |
·概率域上的 BP 算法 | 第61-64页 |
·对数域上的 BP 算法 | 第64-67页 |
·最小和算法 | 第67-68页 |
·修正的最小和算法 | 第68-69页 |
·仿真结果与分析 | 第69-72页 |
·浮点仿真结果 | 第69-71页 |
·定点仿真结果 | 第71-72页 |
·LDPC 译码的 FPGA 实现 | 第72-85页 |
·设计需求 | 第73页 |
·译码器结构设计 | 第73-83页 |
·时序安排 | 第83页 |
·资源分析 | 第83-85页 |
·小结 | 第85-86页 |
第五章 高阶 QAM 调制解调算法设计与实现 | 第86-97页 |
·引言 | 第86页 |
·高阶调制设计 | 第86-88页 |
·星座映射方案 | 第86-87页 |
·归一化因子计算 | 第87-88页 |
·高阶解调设计 | 第88-93页 |
·LLR 的快速计算 | 第88-91页 |
·仿真结果与分析 | 第91-93页 |
·高阶解调的 FPGA 实现 | 第93-96页 |
·设计需求 | 第93-94页 |
·结构设计 | 第94-96页 |
·资源分析 | 第96页 |
·小结 | 第96-97页 |
第六章 联合仿真与集成测试 | 第97-113页 |
·引言 | 第97页 |
·比特级信号处理联合仿真 | 第97-101页 |
·仿真描述 | 第98-99页 |
·仿真结果 | 第99-101页 |
·信号处理板架构与功能划分 | 第101-103页 |
·信号处理板架构 | 第101-102页 |
·功能划分 | 第102-103页 |
·比特级信号处理代码集成 | 第103-107页 |
·模块划分 | 第103-107页 |
·资源分析 | 第107页 |
·物理层测试与性能分析 | 第107-112页 |
·物理层带宽测试 | 第108-110页 |
·信噪比测试 | 第110-111页 |
·误包率和频谱利用率测试 | 第111-112页 |
·小结 | 第112-113页 |
第七章 结束语 | 第113-115页 |
·本文总结及主要贡献 | 第113页 |
·下一步工作的建议 | 第113-115页 |
致谢 | 第115-116页 |
参考文献 | 第116-119页 |
附录 | 第119-121页 |
个人简历 | 第121-122页 |
攻读硕士学位期间的研究成果 | 第122-123页 |