全数字OFDM收信机中FFT处理器设计
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-10页 |
| 1 引言 | 第10-12页 |
| ·课题研究的背景 | 第10页 |
| ·FFT处理器研究现状 | 第10-11页 |
| ·本论文主要研究内容 | 第11-12页 |
| 2 OFDM的基本原理 | 第12-17页 |
| ·OFDM技术发展历史及现状 | 第12页 |
| ·OFDM技术原理 | 第12-15页 |
| ·基于FFT的OFDM系统模型 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 3 FFT处理器整体方案设计 | 第17-29页 |
| ·离散傅立叶变换(DFT) | 第17页 |
| ·快速傅立叶变换(FFT) | 第17-22页 |
| ·按时间抽取(DIT)的基-2 FFT算法 | 第18-21页 |
| ·按频率抽取(DIF)的基-2 FFT算法 | 第21-22页 |
| ·几种Radix蝶形运算的比较 | 第22-24页 |
| ·基-4算法讨论 | 第23页 |
| ·几种Radix蝶形运算量比较 | 第23-24页 |
| ·FFT硬件实现结构研究 | 第24-26页 |
| ·顺序处理 | 第24-25页 |
| ·级联处理 | 第25页 |
| ·并行迭代处理 | 第25页 |
| ·阵列处理 | 第25-26页 |
| ·本设计结构的选择 | 第26页 |
| ·流水线 | 第26-29页 |
| 4 FFT处理器的RTL级设计及仿真 | 第29-53页 |
| ·仿真软件简介 | 第29-30页 |
| ·Modelsim | 第29页 |
| ·Quartus Ⅱ | 第29页 |
| ·Synplify | 第29-30页 |
| ·Verilog HDL语言概述 | 第30-31页 |
| ·RTL设计概述 | 第31-32页 |
| ·数的表示 | 第32页 |
| ·加法器的设计 | 第32-36页 |
| ·基本加法器 | 第33-34页 |
| ·超前进位高速加法器的设计 | 第34-35页 |
| ·Wallace Tree结构加法器 | 第35-36页 |
| ·复数乘法器的设计 | 第36-46页 |
| ·采用CORDIC算法并行乘法器 | 第37-38页 |
| ·采用流水线结构Booth算法乘法器 | 第38-40页 |
| ·Booth乘法器的仿真 | 第40-46页 |
| ·蝶形单元整体设计 | 第46-49页 |
| ·FFT处理器整体RTL设计及仿真 | 第49-52页 |
| ·本章小结 | 第52-53页 |
| 5 逻辑综合及版图设计 | 第53-64页 |
| ·逻辑综合 | 第53-59页 |
| ·Synopsys工具介绍 | 第53-54页 |
| ·综合步骤 | 第54-55页 |
| ·综合结果及分析 | 第55-59页 |
| ·版图设计 | 第59-63页 |
| ·本章小结 | 第63-64页 |
| 6 结论 | 第64-65页 |
| 参考文献 | 第65-66页 |
| 附录 | 第66-67页 |
| 作者简历 | 第67-69页 |
| 学位论文数据集 | 第69页 |