| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·研究工作的背景及意义 | 第7页 |
| ·混合扩频技术国内外发展动态 | 第7-8页 |
| ·本文的结构安排 | 第8-9页 |
| 第二章 扩频通信系统原理及系统实现关键技术 | 第9-21页 |
| ·扩频通信原理 | 第9-15页 |
| ·理论基础 | 第9-10页 |
| ·直接序列扩频系统 | 第10-11页 |
| ·多进制扩频系统 | 第11-13页 |
| ·跳频通信系统 | 第13-15页 |
| ·数字中频技术 | 第15-17页 |
| ·正交调制 | 第15-16页 |
| ·数字上下变频 | 第16-17页 |
| ·直接数字频率合成(DDS)技术 | 第17-19页 |
| ·DDS组成结构和工作原理 | 第17-18页 |
| ·DDS技术特点 | 第18-19页 |
| ·宽带跳频通信系统 | 第19页 |
| ·本章小结 | 第19-21页 |
| 第三章 系统硬件平台设计 | 第21-33页 |
| ·系统硬件平台的总体结构 | 第21-22页 |
| ·FPGA芯片选型、内部结构特点和相关电路 | 第22-23页 |
| ·ARM微控制器 | 第23-25页 |
| ·微控制器特性 | 第24页 |
| ·核心处理器的存储器映射 | 第24-25页 |
| ·芯片UART接口的应用 | 第25页 |
| ·数模转换器DAC5682Z的结构特点和硬件电路设计 | 第25-30页 |
| ·总体结构 | 第25-27页 |
| ·输入输出信号特性 | 第27-28页 |
| ·内部寄存器的配置 | 第28-30页 |
| ·电源电路 | 第30页 |
| ·时钟电路 | 第30-31页 |
| ·本章小结 | 第31-33页 |
| 第四章 系统方案设计和FPGA实现 | 第33-39页 |
| ·系统FPGA处理单元方案 | 第33-35页 |
| ·PN码的选择 | 第33-34页 |
| ·波形成型 | 第34-35页 |
| ·数据帧结构 | 第35页 |
| ·跳频的实现 | 第35页 |
| ·系统FPGA设计和验证 | 第35-36页 |
| ·系统总体仿真 | 第35页 |
| ·时钟管理模块 | 第35页 |
| ·总体控制模块 | 第35-36页 |
| ·同步信息模块 | 第36页 |
| ·信息处理模块 | 第36页 |
| ·数字中频的IQ调制和跳频模块 | 第36页 |
| ·接口模块 | 第36-37页 |
| ·FPGA单元与ARM微控制器的通信接口 | 第36页 |
| ·FPGA单元与数模转换器DAC5682Z的通信接口 | 第36-37页 |
| ·本章小结 | 第37-39页 |
| 第五章 系统调试 | 第39-43页 |
| ·系统电路模块调试 | 第39-41页 |
| ·电源电路 | 第39-40页 |
| ·FPGA电路 | 第40页 |
| ·DAC5682Z的调试 | 第40-41页 |
| ·系统功能测试 | 第41页 |
| ·本章小结 | 第41-43页 |
| 结束语 | 第43-45页 |
| 致谢 | 第45-47页 |
| 参考文献 | 第47-49页 |