移动通讯中频数字接收机设计和实现
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-15页 |
·引言 | 第10页 |
·软件无线电理论简介 | 第10-11页 |
·软件无线电和数字接收技术的发展现状 | 第11-12页 |
·中频数字接收机简介 | 第12-13页 |
·本论文完成的主要工作和内容安排 | 第13-15页 |
第二章 中频数字接收机基本理论和算法 | 第15-38页 |
·中频数字接收机中的采样理论 | 第15-20页 |
·低通采样定理 | 第15-17页 |
·带通采样定理 | 第17-20页 |
·抽取滤波 | 第20-24页 |
·整数倍抽取 | 第20-22页 |
·整数倍内插 | 第22-23页 |
·分数倍抽取 | 第23-24页 |
·数控振荡器 | 第24-29页 |
·数控振荡器原理 | 第24-25页 |
·基于查找表的NCO | 第25-26页 |
·基于CORDIC 算法的NCO | 第26-29页 |
·数字正交混频 | 第29-30页 |
·基于硬件乘法器的正交混频器 | 第29页 |
·基于CORDIC 算法的数字混频器 | 第29-30页 |
·数字接收机中滤波器的常见实现算法 | 第30-38页 |
·乘累加FIR 滤波器 | 第30-32页 |
·半带滤波器 | 第32-33页 |
·CIC 滤波器 | 第33-38页 |
第三章 中频数字接收机方案设计及仿真 | 第38-50页 |
·中频采样方案的选择 | 第39-40页 |
·正交混频器设计 | 第40-43页 |
·混频方案的选择 | 第40-42页 |
·第一级混频器设计 | 第42页 |
·第二级混频器设计 | 第42-43页 |
·抽取滤波器的设计和抽取方案的选择 | 第43-46页 |
·第一级4 倍抽取滤波器设计 | 第43-44页 |
·第二级5 倍抽取滤波器设计 | 第44-45页 |
·数字匹配滤波器设计 | 第45-46页 |
·系统仿真 | 第46-50页 |
第四章 系统硬件实现 | 第50-63页 |
·数字中频板的硬件设计思路 | 第50-52页 |
·主要器件的选型 | 第52-54页 |
·ADC 的选型 | 第52-53页 |
·FPGA 的选型 | 第53-54页 |
·FPGA 内相关模块的设计 | 第54-60页 |
·FPGA 片内时钟管理模块 | 第54-55页 |
·FIR 滤波器组设计 | 第55-57页 |
·混频器设计 | 第57-59页 |
·测试模块设计 | 第59-60页 |
·FPGA 模块实现和资源耗用 | 第60-63页 |
第五章 系统验证 | 第63-71页 |
·验证思路 | 第63页 |
·滤波器组综合后仿真结果 | 第63-66页 |
·系统实测和测试数据分析 | 第66-71页 |
·系统测试环境和测试步骤介绍 | 第66-67页 |
·测试数据分析 | 第67-71页 |
第六章 结束语 | 第71-73页 |
·本文工作总结 | 第71页 |
·系统后续改进方向 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
在学期间的研究成果及发表论文 | 第76-77页 |