跳频频率合成器的设计
| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 致谢 | 第7-9页 |
| 插图目录 | 第9-10页 |
| 列表目录 | 第10-11页 |
| 第一章 绪论 | 第11-15页 |
| ·引言 | 第11-12页 |
| ·背景综述和国内外发展现状 | 第12-13页 |
| ·主要研究内容 | 第13页 |
| ·主攻方向及研究意义 | 第13-15页 |
| 第二章 跳频通信系统原理简述 | 第15-31页 |
| ·跳频通信中的主要概念 | 第16-18页 |
| ·跳频序列发生器 | 第18-19页 |
| ·跳频同步 | 第19-21页 |
| ·跳频频率合成器 | 第21-31页 |
| ·直接频率合成 | 第22-23页 |
| ·锁相环频率合成 | 第23-27页 |
| ·直接数字频率合成(DDS) | 第27-29页 |
| ·DDS/PLL 组合频率合成法 | 第29-31页 |
| 第三章 一种跳频频率合成器的设计 | 第31-45页 |
| ·基本方案构成与工作原理 | 第31-32页 |
| ·频率合成模块原理 | 第32-36页 |
| ·信号源输出模块原理 | 第36-38页 |
| ·延迟线鉴频器和锁频环路的设计技术 | 第38-41页 |
| ·快速跳频控制技术 | 第41-43页 |
| ·跳频中的幅度控制 | 第43-45页 |
| 第四章 数字合成调制信号源 | 第45-52页 |
| ·数字合成器主要工作原理 | 第45-47页 |
| ·用 FPGA 实现 DDS 的设计 | 第47-49页 |
| ·杂散分析及测试结果 | 第49-52页 |
| 第五章 软件的设计方案和工作原理 | 第52-56页 |
| ·软件总体方案及主要工作原理 | 第52-53页 |
| ·跳频校准软件程序的设计 | 第53-55页 |
| ·输出幅度校准软件程序的设计 | 第55-56页 |
| 第六章 实验结果及数据分析 | 第56-58页 |
| ·主要性能指标的测试记录 | 第56-57页 |
| ·同国外同类产品的性能对比 | 第57-58页 |
| 第七章 结论及展望 | 第58-61页 |
| ·论文的简要目的 | 第58页 |
| ·论文中本人所做的主要工作及取得的成果 | 第58页 |
| ·下一步研究方向和内容展望 | 第58-61页 |
| 参考文献 | 第61-64页 |
| 在读期间发表论文 | 第64页 |