基于USB2.0的高速串行通信接口电路设计技术研究
| 摘要 | 第1-4页 |
| Abstract | 第4-6页 |
| 目录 | 第6-9页 |
| 图目录 (List of Figures) | 第9-12页 |
| 表格目录 (List of Tables) | 第12-13页 |
| 第一章 绪论 | 第13-21页 |
| ·USB技术的出现 | 第13-15页 |
| ·USB技术的应用 | 第15-16页 |
| ·USB2.0面临的竞争 | 第16-17页 |
| ·USB2.0芯片的研究现状及立题意义 | 第17-18页 |
| ·论文组成和安排 | 第18-19页 |
| ·论文创新点 | 第19-21页 |
| ·双模发送器 | 第19页 |
| ·高速高精度接收器 | 第19页 |
| ·基于数字化的模拟电路设计技术(DBA) | 第19-21页 |
| 第二章 USB2.0接口芯片结构 | 第21-33页 |
| ·USB的工作原理 | 第21-24页 |
| ·USB主机 | 第22-23页 |
| ·USB物理设备 | 第23-24页 |
| ·USB连接 | 第24页 |
| ·USB2.0接口芯片组成 | 第24-27页 |
| ·接口芯片引脚及说明 | 第27-30页 |
| ·接口芯片技术指标 | 第30-31页 |
| ·采用的设计方法 | 第31页 |
| ·本章小结 | 第31-33页 |
| 第三章 主要组成模块的设计和实现 | 第33-85页 |
| ·双模发送器的设计和实现 | 第33-52页 |
| ·双模发送器设计 | 第33-43页 |
| ·系统架构和实现原理 | 第34-37页 |
| ·主驱动单元 | 第37-38页 |
| ·前置驱动单元 | 第38-42页 |
| ·双模发送器控制逻辑设计 | 第42-43页 |
| ·发送器与传输线的匹配问题 | 第43-50页 |
| ·USB CABLE的特征阻抗 | 第43-45页 |
| ·传输线的信号反射问题 | 第45-47页 |
| ·传输线的信号返回问题 | 第47-50页 |
| ·参数匹配设置 | 第50页 |
| ·版图及仿真结果 | 第50-52页 |
| ·高速模式下的后仿真结果 | 第51页 |
| ·全速模式下的后仿真结果 | 第51-52页 |
| ·双模接收器的设计和实现 | 第52-65页 |
| ·全速接收器的设计和实现 | 第53-55页 |
| ·高速接收器的设计和实现 | 第55-62页 |
| ·差分放大器设计 | 第57-58页 |
| ·数据采样和保持模块 | 第58-62页 |
| ·版图和仿真结果 | 第62-65页 |
| ·全速数据接收 | 第63-64页 |
| ·高速数据接收 | 第64-65页 |
| ·数据恢复电路架构及实现 | 第65-84页 |
| ·串行通信及数据恢复 | 第65-68页 |
| ·数据恢复电路的分类 | 第68-72页 |
| ·基于“时钟提取”的数据恢复方法 | 第68-70页 |
| ·基于“过采样”的数据恢复方法 | 第70页 |
| ·两种方法的比较 | 第70-71页 |
| ·一种典型的基于“过采样”的数据恢复方法 | 第71-72页 |
| ·本系统中的数据恢复电路实现 | 第72-81页 |
| ·鉴相编码电路 | 第75-76页 |
| ·查找表 | 第76-78页 |
| ·FIFO的工作原理 | 第78-81页 |
| ·本系统中数据恢复算法分析 | 第81-84页 |
| ·本章小结 | 第84-85页 |
| 第四章 辅助组成模块的设计及实现 | 第85-121页 |
| ·偏置电路及高精度能隙基准的设计及实现 | 第85-98页 |
| ·偏置电路 | 第85-90页 |
| ·发送器及其偏置 | 第86-87页 |
| ·接收器及其偏置 | 第87-88页 |
| ·偏置电路仿真结果 | 第88-90页 |
| ·高精度能隙基准电压源 | 第90-98页 |
| ·多管的偏置电流源 | 第91-92页 |
| ·通过band-gap产生高精度电流 | 第92页 |
| ·Band-gap电路设计 | 第92-96页 |
| ·版图及实验结果 | 第96-98页 |
| ·链接层(Link)设计 | 第98-108页 |
| ·链接层组成及实现 | 第98-104页 |
| ·数据处理电路 | 第101-102页 |
| ·并行处理算法 | 第102-103页 |
| ·并串转换电路 | 第103-104页 |
| ·版图及仿真结果 | 第104-108页 |
| ·数据处理电路及并串转换电路 | 第104-106页 |
| ·链接层的FPGA验证结果 | 第106-108页 |
| ·时钟发生器的设计及实现 | 第108-120页 |
| ·时钟发生器的组成 | 第108-118页 |
| ·晶振及发生电路 | 第108-109页 |
| ·PLL电路 | 第109-113页 |
| ·DLL电路 | 第113-118页 |
| ·版图及仿真结果 | 第118-120页 |
| ·PLL的仿真结果 | 第118-119页 |
| ·时钟发生器仿真结果 | 第119-120页 |
| ·本章小结 | 第120-121页 |
| 第五章结论与展望 | 第121-127页 |
| ·结论 | 第121-125页 |
| ·展望 | 第125-127页 |
| 参考文献 | 第127-133页 |
| 攻读博士学位期间发表的学术论文 | 第133-134页 |
| 致谢 | 第134页 |