FDTD算法的FPGA实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 1 绪论 | 第9-16页 |
| ·引言 | 第9-10页 |
| ·基于 FPGA 的高性能计算 | 第10-13页 |
| ·FDTD 算法的 FPGA 实现 | 第13-14页 |
| ·本文的工作 | 第14-16页 |
| 2 FDTD 算法 | 第16-22页 |
| ·算法介绍 | 第16-17页 |
| ·FDTD 算法的二维情形 | 第17-19页 |
| ·数值稳定性 | 第19-20页 |
| ·吸收边界条件 | 第20-21页 |
| ·FDTD 算法激励源的设置 | 第21页 |
| ·本章小结 | 第21-22页 |
| 3 二维 FDTD 算法 FPGA 实现 | 第22-53页 |
| ·开发平台 | 第22-26页 |
| ·目标芯片 Cyclone III | 第22-24页 |
| ·软件开发环境 | 第24页 |
| ·FPGA 开发流程 | 第24-26页 |
| ·设计简介 | 第26-27页 |
| ·数据格式 | 第27-30页 |
| ·浮点数介绍 | 第27页 |
| ·FPGA 浮点数运算 | 第27-28页 |
| ·浮点数运算 IP 核 | 第28-30页 |
| ·计算电路 | 第30-34页 |
| ·Hx 值更新算式 | 第30-31页 |
| ·Hy 值更新算式 | 第31-32页 |
| ·Ez 值更新算式 | 第32-34页 |
| ·数据存储结构 | 第34-39页 |
| ·存储器介绍 | 第34-36页 |
| ·数据更新顺序 | 第36-39页 |
| ·算法流程 | 第39-40页 |
| ·状态转换 | 第40-43页 |
| ·结果分析 | 第43-47页 |
| ·速度优化方法 | 第47-51页 |
| ·流水线设计技术 | 第47页 |
| ·并行计算 | 第47-51页 |
| ·本章小结 | 第51-53页 |
| 4 二维 FDTD 算法定点实现 | 第53-56页 |
| ·FDTD 算法定点仿真 | 第53-54页 |
| ·FDTD 算法定点实现 | 第54-56页 |
| 5 结论 | 第56-58页 |
| 致谢 | 第58-59页 |
| 参考文献 | 第59-62页 |
| 附录 | 第62-63页 |
| 详细摘要 | 第63-70页 |