微机保护智能主站及其通讯的研究
第一章 绪论 | 第1-14页 |
1.1 国外微机继电保护技术的发展现状 | 第6-8页 |
1.2 国内微机继电保护技术的发展现状 | 第8-9页 |
1.3 本文问题的提出 | 第9-11页 |
1.4 本文要做的工作 | 第11-14页 |
第二章 智能主站系统的总体结构设计 | 第14-20页 |
2.1 主站系统设计思想 | 第14页 |
2.2 主站系统整体结构设计 | 第14-16页 |
2.3 主站系统的通讯管理 | 第16-17页 |
2.3.1 主站系统的通讯流程 | 第16页 |
2.3.2 主站系统通讯方案的选择 | 第16-17页 |
2.4 主站系统功能实现 | 第17-20页 |
第三章 智能主站的硬件体系设计及实现 | 第20-42页 |
3.1 综述 | 第20-23页 |
3.1.1 功能任务及性能要求 | 第20-22页 |
3.1.2 整体硬件结构 | 第22-23页 |
3.2 同步对时的设计 | 第23-29页 |
3.2.1 时间统一及同步对时的重要性 | 第23-24页 |
3.2.2 传统同步对时的缺陷 | 第24-25页 |
3.2.3 GPS和IRIG_B | 第25-27页 |
3.2.4 同步对时的实现方案 | 第27-29页 |
3.3 主站通讯的设计 | 第29-35页 |
3.3.1 传统串口通讯的缺陷 | 第29-30页 |
3.3.2 CAN总线通讯 | 第30-32页 |
3.3.3 与主从结构网络相比较的优势 | 第32-33页 |
3.3.4 主站系统通讯的实现方案 | 第33-35页 |
3.4 显示终端的设计 | 第35-38页 |
3.4.1 总体结构设计 | 第35-36页 |
3.4.2 微处理器的选择 | 第36-37页 |
3.4.3 液晶模块 | 第37-38页 |
3.4.4 接口方式的考虑 | 第38页 |
3.5 抗干扰设计 | 第38-42页 |
3.5.1 抗干扰设计原因 | 第38-39页 |
3.5.2 抗干扰设计方法 | 第39-42页 |
第四章 智能主站的资源利用及软件实现 | 第42-58页 |
4.1 高级语言编程技术的应用 | 第42页 |
4.2 装置中的资源分配、各数据库的安排 | 第42-45页 |
4.3 数字处理模件的大资源设计 | 第45-50页 |
4.3.1 保护CPU的数字处理模件 | 第46-48页 |
4.3.2 主站系统的数字处理模件 | 第48-50页 |
4.4 对多任务的合理处理 | 第50-53页 |
4.5 液晶模块软件实现的若干功能 | 第53-58页 |
4.5.1 动态多级通用性菜单的实现 | 第53-55页 |
4.5.2 汉字的处理 | 第55-58页 |
第五章 用户界面的设计 | 第58-62页 |
5.1 人机面板的显示风格 | 第58-60页 |
5.2 装置机箱的结构设计 | 第60-61页 |
5.2.1 机箱结构的现状 | 第60页 |
5.2.2 本次设计的机箱特点 | 第60-61页 |
5.3 外观形象的工艺设计 | 第61-62页 |
第六章 总结 | 第62-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-67页 |