| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 第1章 绪论 | 第11-16页 |
| ·研究背景 | 第11-12页 |
| ·国内外发展状况和趋势 | 第12-13页 |
| ·论文研究内容和所做工作 | 第13-15页 |
| ·论文的章节安排 | 第15-16页 |
| 第2章 综合数据光同步网节点计算机的结构与设计 | 第16-24页 |
| ·宽带综合数据光同步网简介 | 第16-18页 |
| ·宽带综合数据光同步网的组成 | 第16-17页 |
| ·宽带综合数据光同步网的特点 | 第17-18页 |
| ·节点计算机的结构与设计 | 第18-24页 |
| ·节点子系统的结构设计 | 第18-19页 |
| ·节点计算机的数据结构设计 | 第19-21页 |
| ·节点计算机通信 | 第21-24页 |
| 第3章 节点以太网网关接口的硬件电路设计 | 第24-40页 |
| ·节点以太网网关接口的硬件电路结构 | 第24-25页 |
| ·FPGA 器件概述及其外围电路设计 | 第25-34页 |
| ·FPGA 的基本结构及特点 | 第25-28页 |
| ·EPCS 配置电路设计及其工作原理 | 第28-30页 |
| ·JTAG 接口电路设计及其配置过程 | 第30-32页 |
| ·UART 串行接口电路设计 | 第32-33页 |
| ·电源电路的设计 | 第33-34页 |
| ·PCI 物理接口的设计 | 第34-36页 |
| ·以太网网关接口的硬件电路设计 | 第36-40页 |
| ·以太网控制器的基本结构及特点 | 第36-37页 |
| ·网关接口的硬件电路组成 | 第37-38页 |
| ·以太网控制器与FPGA 的数据接口和控制接口的设计 | 第38-39页 |
| ·以太网网关接口开发电路板 | 第39-40页 |
| 第4章 节点以太网网关接口的嵌入式设计 | 第40-58页 |
| ·基于 SOPC Builder 的 NIOS II 系统设计 | 第40-42页 |
| ·NIOS II 处理器内核设计 | 第41-42页 |
| ·SDRAM 与NIOS II 的连接与设计 | 第42-44页 |
| ·自定义用户外设组件的设计与实现 | 第44-49页 |
| ·以太网网关接口模块设计及Verilog 语言实现 | 第45-46页 |
| ·PCI 物理接口模块设计与实现 | 第46-49页 |
| ·节点计算机中断申请电路的设计 | 第49-50页 |
| ·Quartus II 中同步技术的设计与实现 | 第50-58页 |
| ·位同步提取的设计与实现 | 第50-53页 |
| ·帧同步提取的设计与实现 | 第53-58页 |
| 第5章 节点以太网网关接口的软件设计与调试 | 第58-71页 |
| ·以太网信号帧结构 | 第58-60页 |
| ·网络控制器DM9000A 的工作原理 | 第60-61页 |
| ·基于NIOS II 的DM9000A 的FPGA 控制 | 第61-64页 |
| ·初始化模块 | 第61-62页 |
| ·数据发送模块 | 第62-64页 |
| ·数据接收模块 | 第64页 |
| ·软件的调试与验证 | 第64-71页 |
| ·软件调试平台简介 | 第64-67页 |
| ·JTAG 接口电路测试 | 第67-68页 |
| ·UART 接口电路测试 | 第68-69页 |
| ·以太网网关接口调试 | 第69-71页 |
| 第6章 网络内部数据管理 | 第71-80页 |
| ·节点计算机数据管理器的设计及作用 | 第71-74页 |
| ·数据存储转发模块设计及 VHDL 语言的实现 | 第72-74页 |
| ·差错检测的研究与实现 | 第74-80页 |
| ·差错检测方法与比较 | 第74-77页 |
| ·CRC 码的 Verilog 语言实现 | 第77-80页 |
| 结论 | 第80-82页 |
| 总结 | 第80页 |
| 展望 | 第80-82页 |
| 参考文献 | 第82-84页 |
| 攻读硕士学位期间发表的论文和获得的科研成果 | 第84-85页 |
| 致谢 | 第85-86页 |
| 详细摘要 | 第86-96页 |