内窥镜图像高清处理系统硬件设计
| 致谢 | 第1-5页 |
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 目录 | 第7-10页 |
| 第1章 绪论 | 第10-22页 |
| ·课题背景概述 | 第10-19页 |
| ·内窥镜的发展史 | 第10-11页 |
| ·电子内窥镜技术概述 | 第11-14页 |
| ·嵌入式系统概述 | 第14-16页 |
| ·电子设计自动化技术概述 | 第16-18页 |
| ·H.264/AVC编码介绍 | 第18-19页 |
| ·课题的意义 | 第19-20页 |
| ·课题的研究内容和目标 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第2章 系统硬件总体架构设计 | 第22-37页 |
| ·系统功能需求 | 第22页 |
| ·系统硬件总体方案 | 第22-34页 |
| ·嵌入式处理器MPC8347介绍 | 第25-27页 |
| ·高性能DSP MSC8144介绍 | 第27-30页 |
| ·高性能FPGA Virtex5介绍 | 第30-33页 |
| ·FPGA与DSP互联 | 第33-34页 |
| ·处理器与DSP互联 | 第34页 |
| ·系统总体架构框图 | 第34-36页 |
| ·本章小结 | 第36-37页 |
| 第3章 内窥镜图像高清处理系统硬件设计实现 | 第37-65页 |
| ·视频图像采集模块设计 | 第37-40页 |
| ·视频图像输出模块设计 | 第40-44页 |
| ·色彩空间转换和缓存模块设计 | 第44-49页 |
| ·RGB到YCbCr彩色空间转换 | 第46-47页 |
| ·数据缓存控制器设计 | 第47-48页 |
| ·串行通信接口设计 | 第48-49页 |
| ·视频数据输出接口设计 | 第49页 |
| ·视频编解码模块设计 | 第49-55页 |
| ·MSC8144 DDR2 SDRAM设计 | 第50-52页 |
| ·千兆以太网接口设计 | 第52-53页 |
| ·MSC8144 RapidlO接口设计 | 第53-54页 |
| ·调试接口设计 | 第54页 |
| ·其他扩展设计 | 第54-55页 |
| ·嵌入式子系统模块设计 | 第55-63页 |
| ·MPC8347 DDR SDRAM设计 | 第55-56页 |
| ·Flash设计 | 第56-57页 |
| ·硬盘控制器设计 | 第57-59页 |
| ·USB2.0控制器设计 | 第59-60页 |
| ·液晶控制器设计 | 第60-62页 |
| ·以太网接口设计 | 第62页 |
| ·调试接口和其他扩展接口设计 | 第62-63页 |
| ·电源模块设计 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 第4章 高速PCB设计和系统集成调试 | 第65-94页 |
| ·基本传输线理论 | 第65-68页 |
| ·高速数字电路的含义 | 第65-66页 |
| ·带状线和微带线 | 第66页 |
| ·传输线模型 | 第66-68页 |
| ·信号完整性分析 | 第68-75页 |
| ·信号完整性的定义 | 第68页 |
| ·反射 | 第68-72页 |
| ·串扰 | 第72-74页 |
| ·地弹 | 第74-75页 |
| ·系统高速PCB布局 | 第75-80页 |
| ·PCB布线和仿真设计 | 第80-88页 |
| ·DDR SDRAM布线和仿真 | 第81-85页 |
| ·高速差分信号布线设计 | 第85页 |
| ·模拟部分走线 | 第85-86页 |
| ·电路PCB板设计结果 | 第86-88页 |
| ·系统调试 | 第88-93页 |
| ·硬件调试 | 第88-91页 |
| ·软硬件联合调试 | 第91页 |
| ·系统总体调试及结果分析 | 第91-93页 |
| ·本章小结 | 第93-94页 |
| 第5章 结论与展望 | 第94-96页 |
| ·结论 | 第94-95页 |
| ·展望 | 第95-96页 |
| 参考文献 | 第96-99页 |