| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-10页 |
| 1 引言 | 第10-16页 |
| ·研究背景及实际意义 | 第10-11页 |
| ·射频接收机结构 | 第11-12页 |
| ·国内外研究现状 | 第12-14页 |
| ·论文研究内容及体系结构 | 第14-16页 |
| 2 低噪声放大器设计的理论研究 | 第16-40页 |
| ·CMOS工艺中的射频器件 | 第16-25页 |
| ·RF CMOS电阻 | 第16-18页 |
| ·RF CMOS电容 | 第18-19页 |
| ·RF CMOS电感 | 第19-23页 |
| ·RF MOS晶体管 | 第23-25页 |
| ·噪声理论 | 第25-30页 |
| ·MOS晶体管的噪声 | 第25-27页 |
| ·经典的二端口噪声网络理论 | 第27-30页 |
| ·非线性特性 | 第30-36页 |
| ·线性定义与产生非线性的原因 | 第30-31页 |
| ·谐波失真 | 第31页 |
| ·1-dB压缩点 | 第31-34页 |
| ·交调失真 | 第34-35页 |
| ·级联系统的非线性 | 第35-36页 |
| ·无源RLC网络 | 第36-39页 |
| ·串联RLC谐振回路 | 第36-38页 |
| ·并联RLC谐振回路 | 第38-39页 |
| ·阻抗匹配网络 | 第39-40页 |
| 3 并行式双频段低噪声放大器设计 | 第40-64页 |
| ·参数指标要求 | 第40-41页 |
| ·双频段LNA的设计思路 | 第41-42页 |
| ·双频段LNA的主体结构设计 | 第42-49页 |
| ·双频段LNA输入匹配网络设计 | 第49-54页 |
| ·单频段LNA输入匹配网络设计 | 第49-51页 |
| ·并行式双频段LNA输入匹配网络设计 | 第51-54页 |
| ·双频段LNA输出匹配网络设计 | 第54-57页 |
| ·双频段LNA输出网络设计 | 第54-55页 |
| ·带L型变换的输出匹配网络设计 | 第55-57页 |
| ·双频段LNA的非线性特性 | 第57-58页 |
| ·双频段LNA的整体电路 | 第58-64页 |
| 4 并行式双频段低噪声放大器前仿真结果 | 第64-74页 |
| ·噪声性能 | 第64-66页 |
| ·输入和输出阻抗匹配 | 第66-67页 |
| ·增益特性 | 第67-71页 |
| ·线性特性 | 第71-74页 |
| 5 并行式双频段低噪声放大器的版图设计与后仿真结果 | 第74-82页 |
| ·版图设计规则 | 第74-75页 |
| ·双频段LNA的完整版图 | 第75-76页 |
| ·双频段LNA的版图验证 | 第76-77页 |
| ·设计规则检查 | 第76页 |
| ·版图与电路图的比对 | 第76-77页 |
| ·版图寄生参数提取 | 第77页 |
| ·后仿真结果 | 第77-82页 |
| 6 结论 | 第82-84页 |
| 参考文献 | 第84-86页 |
| 作者简历 | 第86-90页 |
| 学位论文数据集 | 第90页 |