网络处理器中数据包分类方法研究
摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第12-20页 |
1.1 研究背景及意义 | 第12-13页 |
1.2 国内外研究和发展现状 | 第13-18页 |
1.2.1 网络处理器应用研究 | 第14-15页 |
1.2.2 网络处理器理论研究 | 第15-17页 |
1.2.3 包分类技术研究 | 第17-18页 |
1.3 本文研究内容 | 第18页 |
1.4 论文组织结构 | 第18-20页 |
第2章 数据包包分类技术综述 | 第20-30页 |
2.1 包分类问题概述 | 第20页 |
2.2 包分类方法的原理 | 第20-21页 |
2.2.1 包分类的定义 | 第20-21页 |
2.2.2 包分类器和包分类规则 | 第21页 |
2.3 数据包包分类的算法设计 | 第21-29页 |
2.3.1 数据包包分类的算法设计 | 第21-22页 |
2.3.2 常用包分类方法划分 | 第22-29页 |
2.4 小结 | 第29-30页 |
第3章 IXP2850的软硬件体系架构 | 第30-37页 |
3.1 网络处理器特点和功能 | 第30页 |
3.2 网络处理器的硬件架构 | 第30-34页 |
3.2.1 Xscale处理器 | 第31页 |
3.2.2 SRAM和DRAM控制器 | 第31-32页 |
3.2.3 PCI控制器 | 第32页 |
3.2.4 介质与交换结构接口 | 第32页 |
3.2.5 SHaC单元 | 第32-33页 |
3.2.6 总线结构 | 第33页 |
3.2.7 微引擎 | 第33-34页 |
3.3 Intel IXP2850的软件体架构 | 第34-36页 |
3.3.1 分层处理模型 | 第34-35页 |
3.3.2 软件开发可移植框架 | 第35-36页 |
3.4 小结 | 第36-37页 |
第4章 TBV方法的研究 | 第37-47页 |
4.1 并行分类算法实现 | 第37页 |
4.2 BV和ABV算法 | 第37-40页 |
4.3 网络处理器中包分类方法分析 | 第40-42页 |
4.3.1 网络处理器的包分类优势 | 第41页 |
4.3.2 网络处理器的包分类劣势 | 第41-42页 |
4.4 基于Tuple空间的BV算法 | 第42-46页 |
4.4.1 TBV方法 | 第42-45页 |
4.4.2 TBV方法性能分析 | 第45-46页 |
4.5 小结 | 第46-47页 |
第5章 TBV方法的实现 | 第47-63页 |
5.1 IXP2850包传输基本功能设计 | 第47-52页 |
5.1.1 网络处理器的包处理流程 | 第47-48页 |
5.1.2 各个处理模块设计 | 第48-52页 |
5.2 TBV方法的具体设计与实现 | 第52-59页 |
5.2.1 规则表预处理 | 第52-55页 |
5.2.2 规则表查找匹配实现 | 第55-59页 |
5.2.3 规则库管理 | 第59页 |
5.3 仿真与性能分析 | 第59-62页 |
5.3.1 仿真测试 | 第59-60页 |
5.3.2 网络环境测试 | 第60-62页 |
5.4 小结 | 第62-63页 |
结论 | 第63-65页 |
参考文献 | 第65-68页 |
致谢 | 第68页 |