摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-18页 |
1.1 高速ADC量化模型研究目的 | 第9-10页 |
1.2 高速ADC量化模型研究意义 | 第10页 |
1.3 国内外研究历史与现状 | 第10-16页 |
1.4 本文的主要工作及创新 | 第16页 |
1.5 论文的结构安排 | 第16-18页 |
第二章 高速ADC简介 | 第18-36页 |
2.1 ADC性能参数 | 第18-20页 |
2.1.1 ADC静态参数 | 第18-19页 |
2.1.2 ADC动态参数 | 第19-20页 |
2.2 常见高速ADC结构分析 | 第20-28页 |
2.2.1 全并行ADC | 第22-23页 |
2.2.2 插值型ADC | 第23-26页 |
2.2.3 折叠插值型ADC | 第26-28页 |
2.3 高速ADC设计难点分析与性能对比 | 第28-35页 |
2.3.1 预放大器失调电压 | 第28-29页 |
2.3.2 均值技术 | 第29-31页 |
2.3.3 均值/插值电阻网络的边缘效应 | 第31-32页 |
2.3.4 高速ADC中的采样电路 | 第32-35页 |
2.3.5 常见并行ADC性能对比 | 第35页 |
2.4 本章小结 | 第35-36页 |
第三章 预放大器阵列量化模型研究 | 第36-58页 |
3.1 预放大器阵列量化模型研究目标 | 第36页 |
3.2 预放大器阵列带宽评估方法 | 第36-48页 |
3.2.1 预放大器阵列的结构分析 | 第36-42页 |
3.2.2 预放大器阵列带宽评估方法 | 第42-48页 |
3.3 预放大器阵列失调电压的计算 | 第48-54页 |
3.3.1 两级预放大器阵列失调电压的理论研究 | 第48-53页 |
3.3.2 两级预放大器阵列失调电压的计算机辅助计算算法 | 第53-54页 |
3.4 基于量化模型的预放大器阵列系统设计方法 | 第54-56页 |
3.5 本章小结 | 第56-58页 |
第四章 ADC量化模型的验证、设计及仿真结果 | 第58-72页 |
4.1 插值ADC系统框架 | 第58-59页 |
4.2 预放大器阵列设计 | 第59-60页 |
4.3 高速比较器设计 | 第60-65页 |
4.4 编码器设计 | 第65-69页 |
4.5 插值ADC仿真结果 | 第69-71页 |
4.6 本章小结 | 第71-72页 |
第五章 总结与展望 | 第72-74页 |
5.1 全文总结 | 第72-73页 |
5.2 工作展望 | 第73-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-79页 |
攻读硕士学位期间取得的研究成果 | 第79-80页 |