摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-15页 |
1.1 课题背景与研究的目的及意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-13页 |
1.2.1 国外研究发展现状 | 第10-12页 |
1.2.2 国内研究发展现状 | 第12-13页 |
1.3 主要研究内容 | 第13-15页 |
第2章 Sigma-DeltaADC工作原理 | 第15-33页 |
2.1 引言 | 第15页 |
2.2 Sigma-DeltaADC的结构与参数 | 第15-16页 |
2.3 Sigma-Delta调制器的工作原理 | 第16-22页 |
2.3.1 过采样技术 | 第16-17页 |
2.3.2 噪声整形原理 | 第17-19页 |
2.3.3 调制器的结构 | 第19-22页 |
2.4 数字抽取滤波器的工作原理 | 第22-32页 |
2.4.1 抽取滤波器的多级抽取实现原理 | 第22-24页 |
2.4.2 FIR滤波器原理 | 第24-26页 |
2.4.3 CIC滤波器原理 | 第26-28页 |
2.4.4 补偿滤波器原理 | 第28-29页 |
2.4.5 半带滤波器原理 | 第29-32页 |
2.5 本章小结 | 第32-33页 |
第3章 Sigma-DeltaADC的系统级设计 | 第33-46页 |
3.1 引言 | 第33页 |
3.2 Sigma-Delta调制器的系统级建模 | 第33-38页 |
3.2.1 Sigma-Delta调制器的参数确定 | 第33-34页 |
3.2.2 调制器非理想因素分析 | 第34-36页 |
3.2.3 调制器系统级建模及仿真 | 第36-38页 |
3.3 数字抽取滤波器的系统级设计 | 第38-45页 |
3.3.1 CIC滤波器的系统建模 | 第38-40页 |
3.3.2 补偿滤波器的建模 | 第40-41页 |
3.3.3 半带滤波器的建模 | 第41-43页 |
3.3.4 数字抽取滤波器整体模型仿真 | 第43-45页 |
3.4 本章小结 | 第45-46页 |
第4章 Sigma-DeltaADC的电路级设计 | 第46-66页 |
4.1 引言 | 第46页 |
4.2 Sigma-Delta调制器的电路级设计 | 第46-54页 |
4.2.1 量化器电路的设计 | 第46-48页 |
4.2.2 两相不交叠时钟电路的设计 | 第48-49页 |
4.2.3 积分器电路的设计 | 第49-53页 |
4.2.4 调制器电路级仿真 | 第53-54页 |
4.3 数字抽取滤波器的电路设计 | 第54-65页 |
4.3.1 CIC滤波器的设计 | 第54-56页 |
4.3.2 补偿滤波器的设计 | 第56-58页 |
4.3.3 半带滤波器的设计 | 第58-60页 |
4.3.4 SPI接口电路的设计 | 第60-61页 |
4.3.5 时钟分频电路的设计 | 第61-62页 |
4.3.6 数字抽取滤波器仿真结果 | 第62-65页 |
4.4 本章小结 | 第65-66页 |
第5章 Sigma-DeltaADC的版图设计 | 第66-74页 |
5.1 引言 | 第66页 |
5.2 Sigma-DeltaADC芯片的整体版图 | 第66页 |
5.3 Sigma-Delta调制器模拟版图设计 | 第66-68页 |
5.4 数字抽取滤波器的版图设计 | 第68-73页 |
5.4.1 逻辑综合 | 第68页 |
5.4.2 数字版图的生成 | 第68-69页 |
5.4.3 数字滤波器后仿真及测试 | 第69-73页 |
5.5 本章小结 | 第73-74页 |
结论 | 第74-75页 |
参考文献 | 第75-79页 |
攻读硕士学位期间发表的论文 | 第79-81页 |
致谢 | 第81页 |