多通道校正关键技术研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略词表 | 第15-17页 |
主要数学符号表 | 第17-18页 |
第一章 绪论 | 第18-23页 |
1.1 研究背景 | 第18-20页 |
1.2 研究意义及文章贡献 | 第20-22页 |
1.3 论文结构与安排 | 第22-23页 |
第二章 多通道校正技术研究现状 | 第23-38页 |
2.1 引言 | 第23-27页 |
2.1.1 均匀线阵多通道接收模型 | 第24-25页 |
2.1.2 均匀圆阵多通道接收模型 | 第25-26页 |
2.1.3 多通道接收幅相误差模型 | 第26-27页 |
2.2 内场校正与外场校正 | 第27-29页 |
2.2.1 内场校正 | 第28页 |
2.2.2 外场校正 | 第28-29页 |
2.3 有源校正与自校正技术 | 第29-37页 |
2.3.1 有源校正 | 第30-32页 |
2.3.2 自校正 | 第32-37页 |
2.4 本章小结 | 第37-38页 |
第三章 多通道校正关键技术方案设计 | 第38-61页 |
3.1 需求分析 | 第38-41页 |
3.1.1 应用场景 | 第38-39页 |
3.1.2 功能需求 | 第39-40页 |
3.1.3 性能指标 | 第40-41页 |
3.2 多通道校正基本模型 | 第41-42页 |
3.3 帧结构设计 | 第42-50页 |
3.3.1 训练序列设计 | 第43页 |
3.3.2 扩频码设计 | 第43-46页 |
3.3.3 同步序列设计 | 第46-50页 |
3.4 多通道校正 | 第50-59页 |
3.4.1 时域校正 | 第51-53页 |
3.4.2 频域校正 | 第53-55页 |
3.4.3 通道失配模型 | 第55-57页 |
3.4.4 仿真结果 | 第57-59页 |
3.5 本章小结 | 第59-61页 |
第四章 多通道校正关键技术方案实现 | 第61-83页 |
4.1 系统功能划分 | 第61-64页 |
4.1.1 基带板软件模块 | 第61-62页 |
4.1.2 中射频板模块 | 第62-63页 |
4.1.3 板间互联模块 | 第63-64页 |
4.2 多通道校正收发功能单元 | 第64-78页 |
4.2.1 多通道校正训练序列发射机功能单元 | 第64-69页 |
4.2.2 多通道校正接收机功能单元 | 第69-78页 |
4.3 板间互连功能单元 | 第78-82页 |
4.3.1 板间高速互联 | 第78-80页 |
4.3.2 Aurora时序分析 | 第80-81页 |
4.3.3 板间互连同步模块 | 第81-82页 |
4.4 本章小结 | 第82-83页 |
第五章 多通道校正关键技术测试与分析 | 第83-97页 |
5.1 多通道校正演示平台 | 第83-85页 |
5.2 功能测试 | 第85-88页 |
5.2.1 发射端功能测试 | 第85页 |
5.2.2 信号带宽测试 | 第85-86页 |
5.2.3 正交解调测试 | 第86页 |
5.2.4 同步模块功能测试 | 第86-87页 |
5.2.5 Aurora模块测试 | 第87-88页 |
5.3 性能测试 | 第88-95页 |
5.3.1 2 通道校正测试 | 第88-90页 |
5.3.2 4 通道校正测试 | 第90-91页 |
5.3.3 6 通道校正测试 | 第91-93页 |
5.3.4 DOA估计 | 第93-95页 |
5.4 资源消耗 | 第95-96页 |
5.5 本章小结 | 第96-97页 |
第六章 结束语 | 第97-99页 |
6.1 全文总结 | 第97-98页 |
6.2 后续工作展望 | 第98-99页 |
致谢 | 第99-100页 |
参考文献 | 第100-103页 |
个人简历 | 第103-104页 |
攻读硕士学位期间的研究成果 | 第104-105页 |
附件 | 第105-107页 |