摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景与意义 | 第10-11页 |
1.2 国内外研究现状与发展方向 | 第11-13页 |
1.3 本文工作及内容安排 | 第13-14页 |
第二章 经典的恒虚警处理技术 | 第14-28页 |
2.1 瑞利背景下的最优检测 | 第14-15页 |
2.2 均值类CFAR检测器 | 第15-19页 |
2.3 OS-CFAR检测器 | 第19-20页 |
2.4 均值类及OS-CFAR检测器的检测性能 | 第20-23页 |
2.5 均值类及OS-CFAR检测器在杂波边缘中的虚警控制力 | 第23-27页 |
2.6 本章小结 | 第27-28页 |
第三章 频域的CFAR处理技术 | 第28-37页 |
3.1 信号与杂波的DFT处理与FFT输出概率分布 | 第28-31页 |
3.2 频域MTD-CFAR处理方案的虚警概率分析 | 第31-32页 |
3.3 频域的OEP处理 | 第32-34页 |
3.4 频域的CMLD检测器 | 第34-36页 |
3.5 本章小结 | 第36-37页 |
第四章K分布海杂波中的CFAR处理 | 第37-55页 |
4.1 K分布包络杂波模型 | 第37-38页 |
4.2 调制过程完全不相关时的K分布海杂波 | 第38-49页 |
4.2.1 CA-CFAR检测器 | 第40-43页 |
4.2.2 GO-CFAR检测器 | 第43-45页 |
4.2.3 OS-CFAR检测器 | 第45-47页 |
4.2.4 形状参数对门限因子的影响 | 第47-49页 |
4.3 调制过程完全相关时的K分布海杂波 | 第49-51页 |
4.4 仿真海杂波数据的CFAR处理结果与分析 | 第51-54页 |
4.5 本章小结 | 第54-55页 |
第五章 基于FPGA硬件平台的恒虚警处理技术实现 | 第55-68页 |
5.1 CFAR处理的雷达系统平台 | 第55-57页 |
5.2 恒虚警处理技术的FPGA实现 | 第57-65页 |
5.2.1 一维CFAR检测模块的实现 | 第57-60页 |
5.2.2 二维CFAR检测模块的实现 | 第60-65页 |
5.3 实测数据的FPGA处理结果 | 第65-66页 |
5.4 本章小结 | 第66-68页 |
第六章 总结与展望 | 第68-70页 |
6.1 论文工作总结 | 第68-69页 |
6.2 展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-74页 |