锁相环频率合成器系统级设计研究
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-14页 |
1.1 研究背景和意义 | 第9-11页 |
1.2 锁相环的历史和现状 | 第11-12页 |
1.3 锁相环研究的发展态势 | 第12页 |
1.4 本文研究的主要内容 | 第12-13页 |
1.5 本文章节安排 | 第13-14页 |
第二章 锁相环系统的原理概述 | 第14-33页 |
2.1 锁相环的基本认识和理解 | 第14-16页 |
2.2 锁相环系统线性模型 | 第16-19页 |
2.3 电荷泵锁相环及频率合成器 | 第19-22页 |
2.4 电荷泵锁相环系统传输函数 | 第22-31页 |
2.4.1 鉴频鉴相器和电荷泵 | 第22-25页 |
2.4.2 环路滤波器 | 第25-30页 |
2.4.3 压控振荡器 | 第30-31页 |
2.4.4 分频器 | 第31页 |
2.5 本章小结 | 第31-33页 |
第三章 锁相环的系统建模与仿真 | 第33-49页 |
3.1 锁相环频率合成器指标要求 | 第33-36页 |
3.1.1 工作频率范围 | 第33-34页 |
3.1.2 输出频率范围 | 第34页 |
3.1.3 频率分辨率 | 第34-35页 |
3.1.4 频谱纯度 | 第35页 |
3.1.5 锁定时间 | 第35-36页 |
3.2 锁相环的系统级设计流程 | 第36-40页 |
3.3 系统建模与仿真 | 第40-48页 |
3.3.1 系统行为级线性模型仿真 | 第40-43页 |
3.3.2 系统级模块化电路仿真 | 第43-46页 |
3.3.3 其他形式建模与仿真 | 第46-48页 |
3.4 本章小结 | 第48-49页 |
第四章 锁相环相位噪声的建模和仿真 | 第49-60页 |
4.1 相位噪声的含义 | 第49-51页 |
4.2 相位噪声的传输特性分析 | 第51-52页 |
4.3 各模块相位噪声的仿真 | 第52-58页 |
4.4 整体环路噪声的仿真 | 第58-59页 |
4.5 本章小结 | 第59-60页 |
第五章 电荷泵锁相环具体电路模块分析 | 第60-76页 |
5.1 鉴相鉴频器 | 第60-62页 |
5.2 电荷泵 | 第62-66页 |
5.3 低通滤波器 | 第66-67页 |
5.4 压控振荡器 | 第67-73页 |
5.5 分频器 | 第73-75页 |
5.6 本章小结 | 第75-76页 |
第六章 锁相环芯片设计与测试 | 第76-91页 |
6.1 锁相环电路设计 | 第76-86页 |
6.1.1 鉴相鉴频器电路 | 第78-79页 |
6.1.2 电荷泵电路 | 第79-80页 |
6.1.3 低通滤波器 | 第80页 |
6.1.4 压控振荡器电路 | 第80-82页 |
6.1.5 分频器电路 | 第82-84页 |
6.1.6 锁相环整体电路 | 第84-86页 |
6.2 锁相环芯片测试 | 第86-90页 |
6.2.1 PCB板制作 | 第86-88页 |
6.2.2 芯片测试结果 | 第88-90页 |
6.3 本章小结 | 第90-91页 |
第七章 总结 | 第91-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-95页 |
攻读硕士学位期间取得的成果 | 第95-96页 |