摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第11-14页 |
1.1 研究工作的背景与意义 | 第11页 |
1.2 高速跳频信号侦收技术的国内外研究历史与现状 | 第11-12页 |
1.3 本文的主要贡献与创新 | 第12页 |
1.4 本论文的结构安排 | 第12-14页 |
第二章 跳频系统简介 | 第14-18页 |
2.1 跳频系统基本组成 | 第14页 |
2.2 跳频系统基础 | 第14-16页 |
2.3 跳频技术指标 | 第16-17页 |
2.4 跳频主要特点 | 第17页 |
2.5 本章小结 | 第17-18页 |
第三章 高速跳频信号检测 | 第18-32页 |
3.1 时域检测算法 | 第18-22页 |
3.1.1 短时能量检测法 | 第18-19页 |
3.1.2 双滑动窗口法 | 第19-21页 |
3.1.3 高阶累积量法 | 第21页 |
3.1.4 短时自相关法 | 第21-22页 |
3.2 频域检测算法 | 第22-25页 |
3.2.1 POWER-LAW检测法 | 第22-23页 |
3.2.2 功率谱对消检测法 | 第23-25页 |
3.3 时频分析算法 | 第25-27页 |
3.3.1 小波变换法 | 第25页 |
3.3.2 WVD分析法 | 第25-27页 |
3.3.3 短时傅里叶变换算法 | 第27页 |
3.4 跳频检测结构的改进 | 第27-31页 |
3.4.1 反馈型检测结构 | 第27-28页 |
3.4.2 噪声基底估计 | 第28页 |
3.4.3 自适应门限 | 第28-29页 |
3.4.4 信号带宽和载波频率初步估计 | 第29-30页 |
3.4.5 仿真试验与结果分析 | 第30-31页 |
3.5 本章小结 | 第31-32页 |
第四章 跳频SDPSK信号调制参数估计 | 第32-40页 |
4.1 SDPSK信号调制原理 | 第32-33页 |
4.2 SDPSK信号特性分析 | 第33-34页 |
4.3 跳频SDPSK信号载波频率估计 | 第34-36页 |
4.3.1 基于平方处理的载波频率估计 | 第34-35页 |
4.3.2 基于四次方处理的载频估计 | 第35页 |
4.3.3 仿真试验与结果分析 | 第35-36页 |
4.4 跳频SDPSK信号码速率估计 | 第36-38页 |
4.4.1 基于平方处理的符号速率估计 | 第36页 |
4.4.2 基于延迟相乘的符号速率估计 | 第36页 |
4.4.3 基于包络提取的符号速率估计 | 第36-37页 |
4.4.4 仿真试验与结果分析 | 第37-38页 |
4.5 跳频SDPSK信号电平估计 | 第38-39页 |
4.6 本章小结 | 第39-40页 |
第五章 跳频SDPSK信号解调 | 第40-51页 |
5.1 载波同步 | 第40-44页 |
5.1.1 点积AFC法 | 第40-42页 |
5.1.2 差分解调法 | 第42-44页 |
5.2 定时同步 | 第44-48页 |
5.2.1 NDA最大似然定时误差检测 | 第45-46页 |
5.2.2 O&M定时误差检测 | 第46-47页 |
5.2.3 DTTL数据转换跟踪环 | 第47-48页 |
5.2.4 定时结构改进 | 第48页 |
5.3 仿真试验与结果分析 | 第48-49页 |
5.4 本章小结 | 第49-51页 |
第六章 系统实现及性能测试 | 第51-73页 |
6.1 系统体系架构 | 第51-55页 |
6.1.1 硬件体系架构 | 第51-53页 |
6.1.2 软件体系架构 | 第53-55页 |
6.2 超宽带跳频接收机设计 | 第55-68页 |
6.2.1 高速光背板设计 | 第56-57页 |
6.2.2 系统时钟设计 | 第57-58页 |
6.2.3 数字处理单元设计 | 第58-60页 |
6.2.4 高速采样单元设计 | 第60-62页 |
6.2.5 时钟单元设计 | 第62页 |
6.2.6 电源单元设计 | 第62页 |
6.2.7 高速跳频信号检测模块设计 | 第62-66页 |
6.2.8 SDPSK调制参数估计模块设计 | 第66-67页 |
6.2.9 SDPSK解调模块设计 | 第67-68页 |
6.3 性能测试 | 第68-72页 |
6.4 本章小结 | 第72-73页 |
第七章 全文总结与展望 | 第73-75页 |
7.1 全文总结 | 第73页 |
7.2 下一步工作展望 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |