并行向量访存单元的设计与优化
| 摘要 | 第1-11页 |
| Abstract | 第11-14页 |
| 第一章 绪论 | 第14-22页 |
| ·研究背景和意义 | 第14-17页 |
| ·嵌入式应用发展 | 第14-15页 |
| ·SIMD成为DSP的重要扩展 | 第15-17页 |
| ·课题背景和意义 | 第17页 |
| ·相关研究 | 第17-20页 |
| ·本文的研究内容 | 第20-21页 |
| ·本文的组织结构 | 第21-22页 |
| 第二章 Matrix2 AM总体结构设计 | 第22-41页 |
| ·Matrix2单核总体结构 | 第22-23页 |
| ·FFT算法向量化分析 | 第23-27页 |
| ·AM的总体设计 | 第27-28页 |
| ·向量访存指令设计 | 第28-40页 |
| ·指令硬件资源 | 第28-29页 |
| ·指令寻址模式设计 | 第29-31页 |
| ·指令类型与功能设计 | 第31-39页 |
| ·指令格式设计 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第三章 AM的详细设计与实现 | 第41-62页 |
| ·存储体组织与编址 | 第41-43页 |
| ·存储体组织方式 | 第41-42页 |
| ·存储体编址模式 | 第42-43页 |
| ·流水线结构划分 | 第43-45页 |
| ·向量地址产生单元的设计与优化 | 第45-49页 |
| ·指令译码站设计 | 第46页 |
| ·地址计算站设计 | 第46-49页 |
| ·低冲突仲裁器设计 | 第49-57页 |
| ·访存仲裁策略和要求 | 第50-51页 |
| ·冲突判断原则 | 第51-52页 |
| ·仲裁机制 | 第52-57页 |
| ·同步机制设计 | 第57-59页 |
| ·DMA向量接口设计 | 第59-61页 |
| ·DMA-Write-Cache | 第59-60页 |
| ·DMA-Read-Cache | 第60-61页 |
| ·本章小结 | 第61-62页 |
| 第四章 验证与综合 | 第62-81页 |
| ·验证方法学 | 第62-63页 |
| ·功能验证 | 第63-75页 |
| ·功能验证点 | 第63-64页 |
| ·System Verilog验证平台的搭建 | 第64-70页 |
| ·模块级验证结果 | 第70-72页 |
| ·系统级验证 | 第72-74页 |
| ·覆盖率分析 | 第74-75页 |
| ·逻辑综合与优化 | 第75-78页 |
| ·FFT性能测评 | 第78-80页 |
| ·本章小结 | 第80-81页 |
| 第五章 总结及工作展望 | 第81-83页 |
| ·论文总结 | 第81-82页 |
| ·工作展望 | 第82-83页 |
| 致谢 | 第83-85页 |
| 参考文献 | 第85-90页 |
| 作者在学期间取得的学术成果 | 第90页 |