| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-15页 |
| ·研究的背景及意义 | 第9-10页 |
| ·研究现状及发展趋势 | 第10-12页 |
| ·CORDIC 算法研究现状 | 第10页 |
| ·FFT 处理器研究现状 | 第10-11页 |
| ·功能验证技术研究现状 | 第11-12页 |
| ·主要研究内容 | 第12页 |
| ·论文组织结构 | 第12-15页 |
| 第2章 背景知识介绍 | 第15-25页 |
| ·CORDIC 算法原理 | 第15-17页 |
| ·基 2 结构 FFT 算法分析 | 第17-21页 |
| ·基于 FPGA 的设计流程 | 第21-23页 |
| ·VERILOG HDL 语言概述 | 第23页 |
| ·SYSTEMVERILOG | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 第3章 基于 CORDIC 的 FFT 处理器总体设计 | 第25-37页 |
| ·CORDIC 及 FFT 算法实现 | 第25-31页 |
| ·CORDIC 算法结构 | 第25-27页 |
| ·基 4 结构 FFT 算法分析 | 第27-30页 |
| ·几种蝶形算法分析 | 第30-31页 |
| ·系统概要设计 | 第31-36页 |
| ·FFT 处理器硬件实现结构 | 第31-33页 |
| ·总体模块图 | 第33-34页 |
| ·输入数据位序处理模块 | 第34页 |
| ·5 级蝶形运算模块 | 第34-36页 |
| ·本章小结 | 第36-37页 |
| 第4章 基于 CORDIC 的 FFT 处理器设计实现 | 第37-45页 |
| ·开发环境介绍 | 第37-38页 |
| ·编码实现 | 第38-41页 |
| ·输入数据位序处理模块 | 第40页 |
| ·5 级蝶形运算模块 | 第40-41页 |
| ·调试及仿真结果 | 第41-43页 |
| ·系统集成 | 第43页 |
| ·本章小结 | 第43-45页 |
| 第5章 基于 CORDIC 的 FFT 处理器的功能验证 | 第45-53页 |
| ·功能验证技术概述 | 第45-49页 |
| ·覆盖率驱动的验证 | 第45-46页 |
| ·VMM 验证方法概述 | 第46-49页 |
| ·测试点 | 第49页 |
| ·验证方案 | 第49-50页 |
| ·基于覆盖率的验证 | 第50-51页 |
| ·验证结果 | 第51-52页 |
| ·本章小结 | 第52-53页 |
| 结论 | 第53-55页 |
| 参考文献 | 第55-58页 |
| 致谢 | 第58-59页 |
| 个人简历 | 第59页 |