摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-15页 |
·研究背景 | 第10页 |
·一维距离像目标识别技术研究概述 | 第10-12页 |
·FPGA技术简介 | 第12-13页 |
·本论文的主要工作及章节安排 | 第13-15页 |
第二章 基于最优聚类中心的目标识别方法 | 第15-24页 |
·基于最优聚类中心的最优变换 | 第15-19页 |
·基于聚类中心的最优变换 | 第15-17页 |
·最优聚类中心选取方法 | 第17-19页 |
·基于最优聚类中心的目标识别过程描述 | 第19-21页 |
·预处理 | 第19-20页 |
·目标建库 | 第20页 |
·目标识别分类 | 第20-21页 |
·算法仿真实验 | 第21-22页 |
·基于FPGA的算法实现任务分析 | 第22-23页 |
·本章小结 | 第23-24页 |
第三章 浮点运算器的FPGA设计实现 | 第24-46页 |
·单精度浮点数格式 | 第24-25页 |
·浮点加法器的FPGA设计实现 | 第25-30页 |
·设计方法说明 | 第26-28页 |
·模块实现仿真 | 第28-30页 |
·浮点减法器的FPGA设计实现 | 第30-31页 |
·设计方法说明 | 第30页 |
·模块实现仿真 | 第30-31页 |
·浮点乘法器的FPGA设计实现 | 第31-33页 |
·设计方法说明 | 第31-32页 |
·模块实现仿真 | 第32-33页 |
·浮点除法器的FPGA设计实现 | 第33-38页 |
·Anderson浮点除法理论分析 | 第34-35页 |
·设计方法说明 | 第35-36页 |
·模块实现仿真 | 第36-38页 |
·浮点开方器的FPGA设计实现 | 第38-42页 |
·泰勒逼近求平方根理论分析 | 第38-39页 |
·设计方法说明 | 第39-40页 |
·模块实现仿真 | 第40-42页 |
·256点浮点数累加器的FPGA设计实现 | 第42-45页 |
·设计方法说明 | 第42-44页 |
·模块实现仿真 | 第44-45页 |
·本章小结 | 第45-46页 |
第四章 256点单精度浮点数FFT的FPGA设计实现 | 第46-65页 |
·FFT算法简介 | 第46-49页 |
·FFT流水线实现方法分析 | 第49-53页 |
·256点FFT的FPGA设计实现 | 第53-62页 |
·蝶形单元的FPGA设计实现 | 第53-55页 |
·流水线各级模块控制单元的FPGA设计实现 | 第55-59页 |
·倒序模块的FPGA设计实现 | 第59-62页 |
·模块实现仿真 | 第62-64页 |
·本章小结 | 第64-65页 |
第五章 矩阵运算的FPGA实现研究 | 第65-78页 |
·求向量2-范数模块的FPGA设计实现 | 第65-67页 |
·设计方法说明 | 第65-66页 |
·模块实现仿真 | 第66-67页 |
·并行处理矩阵乘法的FPGA实现研究 | 第67-70页 |
·并行处理结构简介 | 第67页 |
·设计方法说明 | 第67-69页 |
·模块实现仿真 | 第69-70页 |
·矩阵求逆的FPGA实现研究 | 第70-77页 |
·分块矩阵法矩阵求逆理论及实现分析 | 第70-72页 |
·设计方法说明 | 第72-74页 |
·模块实现仿真 | 第74-77页 |
·本章小结 | 第77-78页 |
第六章 全文总结和展望 | 第78-80页 |
·全文总结 | 第78页 |
·后续工作展望 | 第78-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |