雷达DBF处理机硬件平台设计
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-11页 |
·研究背景及意义 | 第7页 |
·国内外研究动态 | 第7-9页 |
·研究框架及主要内容 | 第9-11页 |
第二章 基本理论 | 第11-21页 |
·数字下变频的基本原理 | 第11-12页 |
·多相抽取滤波器 | 第12-15页 |
·DBF基本理论 | 第15-16页 |
·自适应DBF基本理论 | 第16-21页 |
·信号模型 | 第16-18页 |
·波束方向图 | 第18-20页 |
·自适应波束形成 | 第20-21页 |
第三章 基于VPX总线的新一代信号处理体系架构 | 第21-31页 |
·VPX标准概述 | 第21-23页 |
·VPX高速串行总线 | 第21-22页 |
·VPX接插件 | 第22-23页 |
·VPX的I/O能力 | 第23页 |
·VPX的电源 | 第23页 |
·VPX高速串行总线 | 第23-27页 |
·高性能网络 | 第24-25页 |
·串行RapidIO | 第25-26页 |
·PCI Express | 第26-27页 |
·POWERPC处理器 | 第27-31页 |
·Power构架的演变 | 第27-28页 |
·今天A&D应用的革命 | 第28-29页 |
·展望Power构架的未来 | 第29-31页 |
第四章 某雷达DBF处理机硬件平台设计 | 第31-41页 |
·主要技术要求与技术指标 | 第31页 |
·DBF硬件平台设计 | 第31-41页 |
·A/D采样及预处理板 | 第33-34页 |
·包含12通道光纤接口的FPGA板 | 第34-36页 |
·PowerPC DSP板 | 第36-38页 |
·VPX总线背板 | 第38-41页 |
第五章 某雷达DBF算法硬件实现时的数据流分配 | 第41-51页 |
·雷达搜索状态下的数据流分配 | 第42-45页 |
·数据接收的数据通道 | 第42-43页 |
·波束形成的数据通道 | 第43页 |
·权重系数上传数据通道 | 第43-44页 |
·PowerPC DSP板上数据复制的传输通道 | 第44-45页 |
·雷达确认状态下的数据流分配 | 第45-47页 |
·数据接收的数据通道 | 第45-46页 |
·波束形成的数据通道 | 第46-47页 |
·权重系数上传数据通道 | 第47页 |
·PowerPC DSP板上数据复制的传输通道 | 第47页 |
·雷达跟踪状态下的数据流分配 | 第47-50页 |
·数据接收的数据通道 | 第47-48页 |
·波束形成的数据通道 | 第48-49页 |
·权重系数上传数据通道 | 第49页 |
·PowerPC DSP板上数据复制的传输通道 | 第49-50页 |
·其它控制信号的数据流向 | 第50-51页 |
第六章 结束语 | 第51-53页 |
·工作总结 | 第51页 |
·工作展望 | 第51-53页 |
致谢 | 第53-55页 |
参考文献 | 第55-57页 |