基于DDS技术的AWG硬件系统研究与设计
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 引言 | 第8-12页 |
·研究背景 | 第8-9页 |
·任意波形发生器发展现状与应用 | 第9-10页 |
·项目来源 | 第10-11页 |
·本课题的研究内容和章节安排 | 第11-12页 |
第二章 频率合成技术的选择 | 第12-33页 |
·频率合成方案的选择 | 第12-19页 |
·直接频率合成技术 | 第12-14页 |
·锁相频率合成技术 | 第14-17页 |
·直接数字频率合成技术 | 第17页 |
·频率合成器主要技术指标 | 第17-19页 |
·直接数字合成技术 | 第19-33页 |
·直接数字合成技术的种类及选用 | 第19-25页 |
·直接数字合成技术的采样模型 | 第25-27页 |
·DDS 信号源杂散分析 | 第27-31页 |
·相位截断误差的影响 | 第27-28页 |
·幅度量化误差引起的杂散 | 第28-29页 |
·数模转换器的影响 | 第29-31页 |
·DDS 杂散抑制方法 | 第31-33页 |
第三章 任意波形发生器硬件设计 | 第33-61页 |
·模拟测试机的框架结构系统构架 | 第33-34页 |
·任意波形发生器的总体设计方案 | 第34-35页 |
·硬件总体设计方案 | 第34页 |
·软件流程 | 第34-35页 |
·滤波器设计 | 第35-47页 |
·DDS 输出频谱特性 | 第35-38页 |
·滤波器的分类与选择 | 第38-43页 |
·椭圆低通滤波器的设计 | 第43-45页 |
·贝塞尔低通滤波器的设计 | 第45-47页 |
·D/A 转换电路 | 第47-50页 |
·DAC 主要参数 | 第47-48页 |
·数模转换电路 | 第48-50页 |
·差分放大电路的实现 | 第50-52页 |
·FPGA 电路 | 第52-54页 |
·FPGA 芯片 | 第52页 |
·FPGA 下载配置 | 第52-54页 |
·时钟电路 | 第54页 |
·反馈调节模块 | 第54-57页 |
·总线接口 | 第57-59页 |
·相位累加器设计 | 第59-60页 |
·寻址处理模块 | 第60-61页 |
第四章 系统调试与测试 | 第61-67页 |
·输出波形测试 | 第62-63页 |
·频率分辨率 | 第63-64页 |
·频率精度及稳定度测试 | 第64页 |
·低通滤波器测试 | 第64-66页 |
·输出信号幅度精度测试 | 第66-67页 |
第五章 结论与展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
攻读硕士期间取得的成果 | 第71-72页 |