复杂信号分选算法研究与硬件设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-16页 |
| ·研究背景 | 第11页 |
| ·选题意义 | 第11-12页 |
| ·国内外现状及研究动态 | 第12-13页 |
| ·研究内容 | 第13-14页 |
| ·论文章节安排 | 第14-16页 |
| 第2章 雷达信号处理过程及分选算法 | 第16-34页 |
| ·雷达信号的处理过程 | 第16-18页 |
| ·信号分选的预处理 | 第16-17页 |
| ·信号分选的主处理 | 第17-18页 |
| ·序列搜索法 | 第18-19页 |
| ·差直方图法 | 第19-20页 |
| ·累积差直方图法 | 第20-22页 |
| ·序列差值直方图法 | 第22-28页 |
| ·PRI变换法 | 第28-29页 |
| ·其他分选算法 | 第29-31页 |
| ·参数匹配法 | 第29-30页 |
| ·聚类算法 | 第30-31页 |
| ·常用的分选算法的对比分析 | 第31-33页 |
| ·本章小结 | 第33-34页 |
| 第3章 系统方案设计 | 第34-41页 |
| ·系统整体方案 | 第34-35页 |
| ·DSP的选型 | 第35-36页 |
| ·FPGA的选型 | 第36-37页 |
| ·端口RAM的选型 | 第37-38页 |
| ·信号分选系统的整体实现及设计框图 | 第38-40页 |
| ·本章小结 | 第40-41页 |
| 第4章 系统硬件电路设计 | 第41-55页 |
| ·FPGA及其外部电路设计 | 第41-44页 |
| ·FPGA的配置 | 第41-44页 |
| ·FPGA的时钟 | 第44页 |
| ·外部辅助电路 | 第44页 |
| ·DSP及其外部电路设计 | 第44-49页 |
| ·DSP的配置 | 第44-45页 |
| ·DSP的复位电路 | 第45-47页 |
| ·DSP的时钟电路 | 第47-48页 |
| ·DSP的外部存储器 | 第48-49页 |
| ·电源设计 | 第49-52页 |
| ·LT1764系列电源模块 | 第50-51页 |
| ·PTH05050WAH系列电源模块 | 第51-52页 |
| ·PCB设计 | 第52-53页 |
| ·本章小结 | 第53-55页 |
| 第5章 系统软件设计 | 第55-72页 |
| ·FPGA软件设计 | 第55-60页 |
| ·FPGA的开发环境 | 第56-57页 |
| ·雷达脉冲参数的测量 | 第57-58页 |
| ·FIFO电路设计 | 第58-59页 |
| ·双端口RAM读、写控制器设计 | 第59-60页 |
| ·DSP软件设计 | 第60-67页 |
| ·DSP的开发环境 | 第60-61页 |
| ·DSP的初始化 | 第61页 |
| ·DSP与FPGA的通信 | 第61-64页 |
| ·信号分选流程 | 第64-67页 |
| ·分选测试及结果分析 | 第67-70页 |
| ·本章小结 | 第70-72页 |
| 结论 | 第72-73页 |
| 参考文献 | 第73-77页 |
| 攻读硕士学位期间发表论文和取得科研成果 | 第77-78页 |
| 致谢 | 第78页 |