一种基于8051的安全加密微处理器设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-9页 |
| 1 绪论 | 第9-16页 |
| ·课题研究背景及意义 | 第9-10页 |
| ·相关工作 | 第10-13页 |
| ·主要完成工作 | 第13-15页 |
| ·论文组织结构 | 第15-16页 |
| 2 嵌入式系统安全性分析 | 第16-22页 |
| ·嵌入式系统安全威胁 | 第16-17页 |
| ·针对嵌入式系统的硬件攻击方式 | 第17-18页 |
| ·嵌入式系统安全防护 | 第18-19页 |
| ·攻击模型与安全假设 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 3 安全加密嵌入式微处理器结构 | 第22-32页 |
| ·安全处理器结构概述 | 第22-24页 |
| ·程序与数据加密机制 | 第24-25页 |
| ·数据安全存储机制 | 第25-26页 |
| ·系统级加密机制 | 第26-27页 |
| ·物理防护机制 | 第27-28页 |
| ·模块功能描述与接口时序 | 第28-31页 |
| ·本章小结 | 第31-32页 |
| 4 安全Cache设计 | 第32-42页 |
| ·安全Cache概述 | 第32-33页 |
| ·加密机制 | 第33-34页 |
| ·加密算法 | 第34-35页 |
| ·数据通路 | 第35-37页 |
| ·加密单元EU设计 | 第37-38页 |
| ·安全Cache与多功能ISP | 第38-41页 |
| ·本章小结 | 第41-42页 |
| 5 存储空间映射与总线管理 | 第42-51页 |
| ·存储空间映射 | 第42-44页 |
| ·总线管理 | 第44-48页 |
| ·加密器的使用 | 第48-49页 |
| ·SDI自毁功能 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 6 仿真验证与设计实现 | 第51-65页 |
| ·仿真波形 | 第51-58页 |
| ·FPGA验证 | 第58-61页 |
| ·设计实现与性能指标 | 第61-65页 |
| 7 结论 | 第65-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-73页 |
| 附录1 攻读硕士学位期间发表的主要论文和申请专利 | 第73-74页 |
| 附录2 安全加密微处理器的DC综合报告 | 第74-77页 |