开放式DSP实验系统软件研究及其扩展开发
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-14页 |
| 第一章 绪论 | 第14-18页 |
| ·课题背景和来源 | 第14-15页 |
| ·主要研究内容 | 第15页 |
| ·本论文中的难点和创新点 | 第15-16页 |
| ·章节安排 | 第16-18页 |
| 第二章 驱动程序的开发和调试 | 第18-48页 |
| ·DSP5416的初始化程序 | 第18-22页 |
| ·DSP5416与初始化有关的寄存器 | 第18-20页 |
| ·DSP5416初始化代码 | 第20-22页 |
| ·液晶模块驱动程序 | 第22-23页 |
| ·液晶模块的结构 | 第22-23页 |
| ·液晶模块的驱动程序 | 第23页 |
| ·串口驱动程序 | 第23-29页 |
| ·串口模块的结构 | 第23-24页 |
| ·串口模块的相关寄存器 | 第24-26页 |
| ·串口模块的编程 | 第26-29页 |
| ·A/D采样驱动程序 | 第29-33页 |
| ·A/D模块的结构 | 第29-30页 |
| ·A/D模块的驱动程序 | 第30-33页 |
| ·音频驱动程序 | 第33-40页 |
| ·音频模块的结构 | 第33-34页 |
| ·McBSP的初始化 | 第34-36页 |
| ·音频模块AIC23的初始化 | 第36-38页 |
| ·AIC23的信号控制 | 第38-40页 |
| ·USB模块驱动程序 | 第40-48页 |
| ·USB系统逻辑结构 | 第40-41页 |
| ·CPLD时序调整驱动设计 | 第41-43页 |
| ·USB固件驱动程序设计 | 第43-45页 |
| ·USB驱动程序 | 第45-48页 |
| 第三章 基于定点DSP的语音录放系统 | 第48-56页 |
| ·系统逻辑图 | 第48-49页 |
| ·系统硬件设计 | 第49-51页 |
| ·系统音频逻辑图 | 第49页 |
| ·音频控制接口 | 第49-50页 |
| ·音频数据接口 | 第50页 |
| ·语音数据存储模块 | 第50-51页 |
| ·液晶屏显示模块 | 第51页 |
| ·软件设计 | 第51-56页 |
| ·软件流程图 | 第51-52页 |
| ·McBSP的配置 | 第52-53页 |
| ·音频芯片的初始化 | 第53页 |
| ·DSP上电自举 | 第53-56页 |
| 第四章 跳频通信的原理 | 第56-62页 |
| ·跳频通信系统的基本理论 | 第56-57页 |
| ·跳频通信系统概述 | 第56页 |
| ·跳频通信系统的结构 | 第56-57页 |
| ·跳频图案的原理 | 第57-60页 |
| ·跳频图案 | 第57-58页 |
| ·跳频图案形成的几种主要方法 | 第58-59页 |
| ·频点的分配 | 第59-60页 |
| ·跳频系统的同步和组网 | 第60-62页 |
| ·跳频系统同步概述 | 第60页 |
| ·跳频系统的同步过程 | 第60-61页 |
| ·跳频系统的中继和组网 | 第61-62页 |
| 第五章 跳频通信模块设计 | 第62-86页 |
| ·跳频通信模块的性能指标和要求 | 第62页 |
| ·跳频通信模块的硬件设计 | 第62-72页 |
| ·系统设计结构原理 | 第62-63页 |
| ·跳频模块主要芯片介绍 | 第63-68页 |
| ·射频阻抗匹配部分 | 第68-69页 |
| ·环路滤波器部分 | 第69-70页 |
| ·供电系统设计 | 第70-72页 |
| ·系统软件技术方案 | 第72-79页 |
| ·同步方案 | 第72-73页 |
| ·系统帧结构的设计 | 第73-76页 |
| ·数据收发协议 | 第76-78页 |
| ·自适应抗干扰机制 | 第78页 |
| ·跳频电台组网过程 | 第78-79页 |
| ·FPGA系统设计 | 第79-82页 |
| ·FPGA的总体结构 | 第79-81页 |
| ·射频芯片模式控制 | 第81-82页 |
| ·跳频模块与DSP平台的连接 | 第82-86页 |
| ·跳频模块和音频模块的对接 | 第82-84页 |
| ·跳频模块和串口模块的对接 | 第84-85页 |
| ·系统抗干扰分析 | 第85-86页 |
| 第六章 结论 | 第86-88页 |
| 参考文献 | 第88-90页 |
| 致谢 | 第90-92页 |
| 攻读硕士学位期间的成果 | 第92-94页 |
| 作者和导师简介 | 第94-95页 |
| 硕士研究生学位论文答辩委员会决议书 | 第95-96页 |