FPGA位流生成及其压缩
| 摘要 | 第1-3页 |
| Abstract | 第3-4页 |
| 目录 | 第4-6页 |
| 第1章 引言 | 第6-9页 |
| ·FPGA及其CAD流程概述 | 第6-7页 |
| ·FPGA位流模块 | 第7页 |
| ·工作重点 | 第7-8页 |
| ·论文组织 | 第8-9页 |
| 第2章 FDP250K硬件结构 | 第9-19页 |
| ·FPGA基本结构 | 第9-10页 |
| ·FDP250K可编程逻辑单元结构描述 | 第10-13页 |
| ·CLUSTER整体结构 | 第10-11页 |
| ·SLICE结构描述 | 第11-12页 |
| ·时序控制单元 | 第12-13页 |
| ·FDP250K可编程互连资源结构描述 | 第13-19页 |
| ·CLUSTER内部紧凑互联 | 第14-16页 |
| ·CLUSTER外部分段式互连 | 第16-17页 |
| ·I/O互联 | 第17-18页 |
| ·总线BUS | 第18-19页 |
| 第3章 芯片配置库生成模块 | 第19-35页 |
| ·芯片配置库生成描述 | 第19-28页 |
| ·输入文件具体描述 | 第20-21页 |
| ·输出文件具体描述 | 第21-28页 |
| ·配置方法 | 第28-35页 |
| ·提取Tile偏移量脚本 | 第28-29页 |
| ·配置布线资源系列脚本简述 | 第29-31页 |
| ·配置CLUSTER和IOB内部信息脚本简述 | 第31-32页 |
| ·配置RAM内部配置信息脚本简述 | 第32-33页 |
| ·配置时钟树脚本简述 | 第33页 |
| ·提取CLUSTER&IOB偏移量脚本简述 | 第33-34页 |
| ·配置长线BUFFER脚本简述 | 第34-35页 |
| 第4章 FDE软件系统位流模块 | 第35-50页 |
| ·FDE软件系统概述 | 第35-36页 |
| ·FDE位流模块 | 第36-44页 |
| ·设计流程 | 第36-37页 |
| ·算法描述 | 第37-38页 |
| ·输入输出文件信息 | 第38-39页 |
| ·编程点配置方法具体描述 | 第39-44页 |
| ·程序和数据结构 | 第44-50页 |
| ·数据结构 | 第44-50页 |
| 第5章 FPGA配置文件压缩 | 第50-65页 |
| ·研究背景 | 第51-53页 |
| ·配置文件压缩 | 第53-59页 |
| ·文件压缩概述 | 第53-54页 |
| ·相关研究成果 | 第54-55页 |
| ·VLZW算法实现 | 第55-57页 |
| ·实验结果及分析 | 第57-59页 |
| ·解压缩方案 | 第59-64页 |
| ·设计综述 | 第60页 |
| ·解析码字 | 第60-62页 |
| ·字典处理 | 第62-64页 |
| ·性能分析 | 第64-65页 |
| 第6章 总结与展望 | 第65-67页 |
| ·工作总结 | 第65页 |
| ·工作展望 | 第65-67页 |
| 参考文献 | 第67-69页 |
| 致谢 | 第69-70页 |