首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

FPGA位流生成及其压缩

摘要第1-3页
Abstract第3-4页
目录第4-6页
第1章 引言第6-9页
   ·FPGA及其CAD流程概述第6-7页
   ·FPGA位流模块第7页
   ·工作重点第7-8页
   ·论文组织第8-9页
第2章 FDP250K硬件结构第9-19页
   ·FPGA基本结构第9-10页
   ·FDP250K可编程逻辑单元结构描述第10-13页
     ·CLUSTER整体结构第10-11页
     ·SLICE结构描述第11-12页
     ·时序控制单元第12-13页
   ·FDP250K可编程互连资源结构描述第13-19页
     ·CLUSTER内部紧凑互联第14-16页
     ·CLUSTER外部分段式互连第16-17页
     ·I/O互联第17-18页
     ·总线BUS第18-19页
第3章 芯片配置库生成模块第19-35页
   ·芯片配置库生成描述第19-28页
     ·输入文件具体描述第20-21页
     ·输出文件具体描述第21-28页
   ·配置方法第28-35页
     ·提取Tile偏移量脚本第28-29页
     ·配置布线资源系列脚本简述第29-31页
     ·配置CLUSTER和IOB内部信息脚本简述第31-32页
     ·配置RAM内部配置信息脚本简述第32-33页
     ·配置时钟树脚本简述第33页
     ·提取CLUSTER&IOB偏移量脚本简述第33-34页
     ·配置长线BUFFER脚本简述第34-35页
第4章 FDE软件系统位流模块第35-50页
   ·FDE软件系统概述第35-36页
   ·FDE位流模块第36-44页
     ·设计流程第36-37页
     ·算法描述第37-38页
     ·输入输出文件信息第38-39页
     ·编程点配置方法具体描述第39-44页
   ·程序和数据结构第44-50页
     ·数据结构第44-50页
第5章 FPGA配置文件压缩第50-65页
   ·研究背景第51-53页
   ·配置文件压缩第53-59页
     ·文件压缩概述第53-54页
     ·相关研究成果第54-55页
     ·VLZW算法实现第55-57页
     ·实验结果及分析第57-59页
   ·解压缩方案第59-64页
     ·设计综述第60页
     ·解析码字第60-62页
     ·字典处理第62-64页
   ·性能分析第64-65页
第6章 总结与展望第65-67页
   ·工作总结第65页
   ·工作展望第65-67页
参考文献第67-69页
致谢第69-70页

论文共70页,点击 下载论文
上一篇:标准数字CMOS工艺下高速流水线模数转换器的研究与设计
下一篇:FPGA互连结构与布局布线算法研究