X波段频率合成器的研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 引言 | 第10-15页 |
| ·频率合成技术概述 | 第10-11页 |
| ·频率合成技术现状与展望 | 第11-13页 |
| ·本论文所做的工作 | 第13-15页 |
| 第二章 直接数字频率合成技术的基本理论 | 第15-25页 |
| ·DDS 的工作原理 | 第15-21页 |
| ·DDS 的结构 | 第16-18页 |
| ·DDS 的频谱分析 | 第18-21页 |
| ·DDS 的性能特点及应用 | 第21-23页 |
| ·DDS 的性能特点 | 第21-22页 |
| ·DDS 的应用 | 第22-23页 |
| ·DDS 芯片介绍 | 第23-25页 |
| ·ADI 公司的DDS 产品AD98xx 系列 | 第23页 |
| ·其他公司的DDS 芯片简介 | 第23-25页 |
| 第三章 锁相环原理 | 第25-34页 |
| ·锁相环基本原理 | 第25-28页 |
| ·鉴相器 | 第26页 |
| ·环路滤波器 | 第26-27页 |
| ·压控振荡器 | 第27-28页 |
| ·锁相环的线性分析 | 第28-30页 |
| ·锁相环的线性相位模型与传递函数 | 第28-29页 |
| ·锁相环的频率响应 | 第29-30页 |
| ·锁相环的相位噪声分析 | 第30-34页 |
| ·锁相环相位噪声模型 | 第30-33页 |
| ·锁相环的低相位噪声设计 | 第33-34页 |
| 第四章 DDS+PLL 混合频率合成技术 | 第34-40页 |
| ·DDS+PLL 频率合成概述 | 第34页 |
| ·DDS+PLL 频率合成常用方案 | 第34-36页 |
| ·参考源由DDS 提供的锁相环频率合成器 | 第34-35页 |
| ·PLL 内插DDS 频率合成技术 | 第35页 |
| ·环外混频式DDS+PLL 频率合成技术 | 第35-36页 |
| ·DDS+PLL 系统的杂散抑制 | 第36-37页 |
| ·DDS+PLL 系统的相位噪声 | 第37-39页 |
| ·DDS+PLL 系统的跳频时间 | 第39-40页 |
| 第五章 X 波段频率合成器的设计 | 第40-70页 |
| ·项目的指标及功能要求 | 第40页 |
| ·系统的方案设计与论证 | 第40-42页 |
| ·系统方案的原理框图 | 第40-41页 |
| ·系统工作原理 | 第41页 |
| ·系统方案的可行性论证 | 第41-42页 |
| ·DDS 与MCU(单片机)模块的设计 | 第42-50页 |
| ·DDS 的工作方式和初始化 | 第47页 |
| ·频率控制字的设置 | 第47页 |
| ·单片机对DDS 的控制过程 | 第47-48页 |
| ·DDS 与MCU 模块电磁兼容的问题 | 第48-49页 |
| ·DDS 后级滤波器和放大器的设计 | 第49-50页 |
| ·PLL 模块的设计与实现 | 第50-57页 |
| ·PLL 模块使用的主要器件及指标 | 第51-52页 |
| ·环路滤波器的设计 | 第52-54页 |
| ·R 分频器与N 分频器的设置 | 第54页 |
| ·单片机对PLL 的控制 | 第54-55页 |
| ·功率分配器的设计 | 第55页 |
| ·PLL 模块PCB 板图设计考虑的问题 | 第55-57页 |
| ·X 波段放大倍频模块的设计与实现 | 第57-62页 |
| ·C 波段滤波器和X 波段滤波器的设计 | 第58-61页 |
| ·放大器和倍频器的设计 | 第61-62页 |
| ·X 波段频率合成器的调试 | 第62-64页 |
| ·X 波段频率合成器的实物图 | 第64页 |
| ·X 波段频率合成器的测试结果及分析 | 第64-70页 |
| 第六章 结束语 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 攻硕期间取得的研究成果 | 第74-75页 |
| 附录 | 第75-79页 |