| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-12页 |
| ·研究背景 | 第9-11页 |
| ·课题的目的和意义 | 第11页 |
| ·本论文的主要内容及章节安排 | 第11-12页 |
| 第二章 FIR滤波器结构及算法比较 | 第12-16页 |
| ·FIR数字滤波器的特点 | 第12-13页 |
| ·FIR数字滤波器的结构 | 第13-15页 |
| ·FIR数字滤波器的基本结构 | 第13-14页 |
| ·线性相位FIR滤波器的结构 | 第14-15页 |
| ·几种算法比较 | 第15-16页 |
| 第三章 ALTERA的STRATIX Ⅱ FPGA芯片介绍 | 第16-25页 |
| ·ALTERA的FPGA基本概况 | 第16-19页 |
| ·STRATIX Ⅱ系列FPGA结构及特点 | 第19-25页 |
| ·STRATIX Ⅱ系列FPGA概述 | 第19页 |
| ·STRATIX Ⅱ系列FPGA结构及特点 | 第19-25页 |
| 第四章 基于FPGA的设计原则及DA优化 | 第25-38页 |
| ·FPGA设计流程 | 第25-26页 |
| ·FPGA基本设计原则 | 第26-27页 |
| ·FPGA常用设计思想与技巧 | 第27-30页 |
| ·选取分布式算法实现FIR数字滤波器 | 第30-38页 |
| ·分布式算法简介 | 第31-34页 |
| ·分布式算法的改进 | 第34-38页 |
| 第五章 基于FPGA的FIR滤波器设计 | 第38-56页 |
| ·6阶FIR滤波器的设计 | 第38-43页 |
| ·移位寄存单元 | 第39页 |
| ·输入模块 | 第39页 |
| ·查找表单元 | 第39-40页 |
| ·流水加法器阵列 | 第40-42页 |
| ·锁存模块 | 第42-43页 |
| ·6 阶FIR滤波器的仿真与综合 | 第43-47页 |
| ·锁存模块的时序仿真 | 第44页 |
| ·查找表单元的综合 | 第44-45页 |
| ·流水加法器的综合 | 第45-46页 |
| ·6阶FIR滤波器的综合 | 第46-47页 |
| ·高阶FIR滤波器的设计 | 第47-50页 |
| ·滤波器系数的获取 | 第47-48页 |
| ·高阶FIR滤波器的设计 | 第48-49页 |
| ·控制模块的设计 | 第49-50页 |
| ·滤波器的舍位 | 第50页 |
| ·FIR滤波器的系统仿真 | 第50-56页 |
| 第六章 结论和展望 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-60页 |
| 攻硕期间取得的研究成果 | 第60页 |