支持银税类控制设备智能化升级的硬件设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-16页 |
| ·嵌入式系统简介 | 第10-12页 |
| ·嵌入式系统的定义 | 第10页 |
| ·嵌入式系统的发展状况 | 第10-11页 |
| ·嵌入式系统的发展趋势 | 第11-12页 |
| ·嵌入式处理器概述 | 第12-14页 |
| ·ARM 系列 | 第13页 |
| ·MIPS 系列 | 第13页 |
| ·PowerPC 系列 | 第13-14页 |
| ·X86 系列 | 第14页 |
| ·68K/Coldfire 系列 | 第14页 |
| ·论文研究意义及安排 | 第14-16页 |
| 第二章 银税类嵌入式系统设计方案 | 第16-26页 |
| ·银税类嵌入式系统开发生命周期 | 第16-18页 |
| ·银税类嵌入式系统平台的需求分析 | 第18-20页 |
| ·CPU 的选择 | 第20页 |
| ·系统组成 | 第20-21页 |
| ·银税类嵌入式系统平台的技术指标 | 第21-23页 |
| ·设计原则 | 第23-24页 |
| ·系统遵循的国家及行业标准概述 | 第24-26页 |
| 第三章 ARM 处理器及嵌入式操作系统概述 | 第26-38页 |
| ·ARM 核简介 | 第26-27页 |
| ·ARM920T 处理器结构概述 | 第27-29页 |
| ·ARM920T 处理器简介 | 第27-28页 |
| ·ARM920T 的 Cache 结构 | 第28页 |
| ·写缓冲器 | 第28页 |
| ·存储器管理单元 MMU | 第28-29页 |
| ·ARM920T 处理器核特性 | 第29页 |
| ·EP9312 体系结构 | 第29-31页 |
| ·嵌入式操作系统概述 | 第31-35页 |
| ·银行税务类操作系统方案比较 | 第35-38页 |
| 第四章 系统的硬件设计 | 第38-67页 |
| ·CPU 模块 | 第39-41页 |
| ·RESET 模块 | 第41-42页 |
| ·系统时钟模块 | 第42-43页 |
| ·调试端口(JATG)模块 | 第43-44页 |
| ·SDRAM 模块 | 第44-46页 |
| ·USB 模块 | 第46-48页 |
| ·Flash 模块 | 第48-50页 |
| ·显示电路模块 | 第50-55页 |
| ·PS/2、串口和并口 | 第55-60页 |
| ·GPIO分配 | 第60-61页 |
| ·BootLoader | 第61-63页 |
| ·网络模块 | 第63-65页 |
| ·电源 | 第65-67页 |
| 第五章 高速 PCB 设计与调试 | 第67-77页 |
| ·PCB 布线 | 第67-70页 |
| ·PCB 布局 | 第70页 |
| ·传输线效应 | 第70-72页 |
| ·反射信号 | 第71页 |
| ·延时和时序错误 | 第71页 |
| ·多次跨越逻辑电平门限错误 | 第71-72页 |
| ·过冲与下冲 | 第72页 |
| ·串扰 | 第72页 |
| ·电磁辐射 | 第72页 |
| ·避免传输线效应的方法 | 第72-74页 |
| ·严格控制关键网线的走线长度 | 第72页 |
| ·合理规划走线的拓扑结构 | 第72-74页 |
| ·抑止电磁干扰的方法 | 第74页 |
| ·其它可采用技术 | 第74页 |
| ·系统调试 | 第74-75页 |
| ·小结 | 第75-77页 |
| 第六章 总结与展望 | 第77-80页 |
| ·总结 | 第77-79页 |
| ·展望 | 第79-80页 |
| 主要参考文献 | 第80-83页 |
| 附录1 | 第83-88页 |
| 附录2 | 第88-90页 |
| 附录3 | 第90-91页 |
| 致谢 | 第91-92页 |
| 攻读硕士期间主要研究成果 | 第92页 |