全定制X微处理器的单元建模与验证
| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-17页 |
| ·验证技术的发展现状 | 第12-14页 |
| ·课题研究背景及意义 | 第14-15页 |
| ·论文的结构和主要内容 | 第15-16页 |
| ·论文的研究成果 | 第16-17页 |
| 第二章 X微处理器验证方案 | 第17-26页 |
| ·X微处理器的基本结构 | 第17-18页 |
| ·FPGA硬件平台 | 第18-22页 |
| ·FPGA概述 | 第18页 |
| ·FPGA验证 | 第18-19页 |
| ·FPGA芯片的选择 | 第19-22页 |
| ·功能验证方案 | 第22-25页 |
| ·功能验证概述 | 第22-23页 |
| ·验证难点 | 第23-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 仿真模型的建立 | 第26-46页 |
| ·综合工具的选择 | 第26-29页 |
| ·可综合描述 | 第29-31页 |
| ·Verilog概述 | 第29-30页 |
| ·可综合的代码风格 | 第30-31页 |
| ·动态电路的处理 | 第31-34页 |
| ·存储单元的处理 | 第34-36页 |
| ·总线保持单元的处理 | 第36-38页 |
| ·单管电路的处理 | 第38-39页 |
| ·带复位端触发器的处理 | 第39-40页 |
| ·乘加部件的处理 | 第40-41页 |
| ·延迟语句的处理 | 第41-42页 |
| ·仿真模型的优化 | 第42-45页 |
| ·代码风格 | 第42-44页 |
| ·重复单元的处理 | 第44页 |
| ·扫描链的删除 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第四章 仿真模型的验证 | 第46-65页 |
| ·形式验证 | 第46-54页 |
| ·概述 | 第46-47页 |
| ·等价性形式验证 | 第47-54页 |
| ·模拟验证 | 第54-64页 |
| ·概述 | 第54-56页 |
| ·测试激励的生成 | 第56-57页 |
| ·模拟验证系统 | 第57-58页 |
| ·版本管理 | 第58-59页 |
| ·回归测试 | 第59-62页 |
| ·结果分析 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 第五章 工作总结和展望 | 第65-66页 |
| ·全文工作总结 | 第65页 |
| ·工作展望 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 作者在学期间取得的学术成果 | 第69页 |