可重构24bit音频过采样DAC的FPGA实现研究
第1章 前言 | 第1-13页 |
1.1.课题的意义与背景 | 第9-12页 |
1.2.本文的主要工作 | 第12-13页 |
第2章 过采样DAC的原理和组成 | 第13-21页 |
2.1.数据转换器分析 | 第13-15页 |
2.2.过采样DAC的基本原理和结构 | 第15-18页 |
2.3.∑-△DAC的常用参数 | 第18-19页 |
2.4.本章小结 | 第19-21页 |
第3章 ∑-△调制器的设计与实现 | 第21-47页 |
3.1.从增量调制到∑-△结构 | 第21-25页 |
3.2.∑-△调制器的线性模型及常见结构 | 第25-30页 |
3.3.24比特∑-△调制器的设计 | 第30-41页 |
3.4.调制器的电路实现 | 第41-43页 |
3.5.可重构设计和失稳回复 | 第43-46页 |
3.6.本章小结 | 第46-47页 |
第4章 内插滤波器设计研究 | 第47-61页 |
4.1.内插滤波器设计分析 | 第47-49页 |
4.2.半带滤波器的原理和设计 | 第49-56页 |
4.3.可重构积分梳状滤波器设计 | 第56-60页 |
4.4.本章小结 | 第60-61页 |
第5章 ∑-△DAC的FPGA实现和功能验证 | 第61-71页 |
5.1.基于FPGA的数字设计概述 | 第61-62页 |
5.2.系统设计方案 | 第62-64页 |
5.3.行为级仿真结果 | 第64页 |
5.4.综合和FPGA验证结果 | 第64-70页 |
5.5.本章小结 | 第70-71页 |
第6章 结论和展望 | 第71-73页 |
6.1.本文工作总结 | 第71-72页 |
6.2.展望 | 第72-73页 |
参考文献 | 第73-78页 |
附录 | 第78-82页 |
作者在攻读硕士学位期间所发表的论文 | 第82-83页 |
致谢 | 第83页 |