基于CPRI标准的WCDMA NodeB射频光纤拉远接口FPGA设计
| 第一章 绪论 | 第1-14页 |
| ·课题的研究背景及国内外现状 | 第9-12页 |
| ·课题的研究背景 | 第9-11页 |
| ·国内外现状 | 第11-12页 |
| ·本文研究思路与主要工作 | 第12-14页 |
| ·课题的工作内容 | 第12页 |
| ·论文结构 | 第12-14页 |
| 第二章 CPRI接口标准 | 第14-24页 |
| ·CPRI接口简介 | 第14页 |
| ·CPRI概念及技术说明 | 第14-23页 |
| ·特点 | 第23-24页 |
| 第三章 RRU接口规范 | 第24-39页 |
| ·接口需求 | 第24-27页 |
| ·支持的无线标准 | 第24页 |
| ·距离 | 第24页 |
| ·拓扑结构/交叉/复用 | 第24-25页 |
| ·带宽/容量/可测试性 | 第25页 |
| ·同步/定时 | 第25-26页 |
| ·时延测量精度 | 第26页 |
| ·Link维护 | 第26页 |
| ·服务质量 | 第26-27页 |
| ·启动过程 | 第27页 |
| ·接口规范 | 第27-38页 |
| ·协议概述 | 第27-28页 |
| ·物理层(Layer 1)规范 | 第28-36页 |
| ·信令通道数据链路层(Layer 2)规范 | 第36-38页 |
| ·其它需求 | 第38页 |
| ·互操作性:扩展速率 | 第38-39页 |
| 第四章 FPGA功能与接口说明 | 第39-44页 |
| ·FPGA说明 | 第39-41页 |
| ·原理及框图 | 第39-40页 |
| ·器件说明 | 第40页 |
| ·关键时序 | 第40-41页 |
| ·单板硬件连接框图 | 第41-42页 |
| ·FPGA的外围连接 | 第42页 |
| ·FPGA的功能说明 | 第42-44页 |
| 第五章 FPGA详细设计 | 第44-74页 |
| ·关键技术说明 | 第44页 |
| ·模块划分 | 第44-46页 |
| ·上行IQ处理模块 | 第44页 |
| ·下行IQ处理模块 | 第44-45页 |
| ·信令处理转发模块 | 第45-46页 |
| ·MPC8270接口模块 | 第46页 |
| ·单片机时钟鉴相模块 | 第46页 |
| ·单片机扩展串口模块 | 第46页 |
| ·LMX2306配置模块 | 第46页 |
| ·时钟控制模块 | 第46页 |
| ·模块设计思路说明 | 第46-72页 |
| ·上行IQ处理模块 | 第46-54页 |
| ·下行IQ处理模块 | 第54-61页 |
| ·信令转发模块 | 第61-65页 |
| ·MPC8270接口模块 | 第65-67页 |
| ·单片机时钟鉴相模块 | 第67-68页 |
| ·单片机扩展串口模块 | 第68-70页 |
| ·LMX2306配置模块 | 第70页 |
| ·时钟控制模块 | 第70-72页 |
| ·仿真 | 第72页 |
| ·综合 | 第72页 |
| ·布局布线 | 第72-74页 |
| 第六章 结论 | 第74-75页 |
| 致谢 | 第75-76页 |
| 参考文献 | 第76-78页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第78页 |