基于直接序列扩频通信技术的电力线抄表系统的研究与设计
1 绪论 | 第1-16页 |
·电力系统自动化的现状及面临的问题 | 第7-10页 |
·电力系统自动化 | 第8页 |
·电力系统自动化面临的问题 | 第8-10页 |
·远程抄表技术背景及现状 | 第10-11页 |
·远程抄表技术原理 | 第11页 |
·系统的设计背景 | 第11-14页 |
·系统解决方案 | 第14-15页 |
·远程抄表的难点和重点 | 第15-16页 |
2 电力线抄表系统的分析 | 第16-24页 |
·低压电力线特性分析 | 第16-18页 |
·电力线抄表系统的拓扑结构 | 第18页 |
·电力线抄表系统的特点 | 第18-20页 |
·采取多种数据传递方式 | 第19-20页 |
·预留了扩展的空间 | 第20页 |
·电力线抄表系统通信协议及信号的定义 | 第20-22页 |
·电力线抄表系统上位机、集中器作用 | 第22-24页 |
3 电力线抄表系统中的扩频通信 | 第24-45页 |
·电力线抄表系统设计思想及其理论依据 | 第24-29页 |
·扩频通信理论依据 | 第25页 |
·扩频增益和抗干扰容限 | 第25-26页 |
·抗干扰能力 | 第26页 |
·扩频码及其产生原理 | 第26-27页 |
·m 序列扩频码的自相关函数和功率谱密度 | 第27-29页 |
·伪随机(PN)序列的产生 | 第29页 |
·扩频信号的调制和解调 | 第29-31页 |
·相移键控(PSK) | 第29-30页 |
·信息发送 | 第30-31页 |
·解扩方法和解调方法 | 第31-34页 |
·解扩方法 | 第31-32页 |
·解调方法 | 第32-33页 |
·同步系统 | 第33页 |
·截获搜索策略和截获判定 | 第33-34页 |
·扩频通信系统的建模与仿真 | 第34-39页 |
·直接序列扩频(DSSS)的同步 | 第35-39页 |
·直接序列扩展频谱通信芯片结构 | 第39-40页 |
·电力线抄表系统仿真 | 第40-45页 |
4 电力线载波芯片的设计和实现 | 第45-63页 |
·系统设计思路 | 第45-47页 |
·系统描述与功能仿真 | 第45页 |
·系统的描述方法及层次结构划分 | 第45页 |
·系统的VHDL 描述 | 第45-47页 |
·FPGA 和系统硬件 | 第47页 |
·芯片主要部分功能设计思想 | 第47-59页 |
·数字延迟锁定环的实现 | 第48页 |
·PN 码滑动相关器的实现 | 第48页 |
·有限状态机的实现 | 第48-59页 |
·基于FPGA 的VHDL 语言的实现 | 第59-63页 |
·系统验证电路图 | 第59-61页 |
·接口时序描述和实验结论 | 第61-63页 |
5 主站软件的分析和设计 | 第63-71页 |
·主站软件的功能模块 | 第64-66页 |
·主机的软件设计 | 第64-66页 |
·主站软件的 Visual Basic 实现 | 第66-71页 |
6 结论 | 第71-73页 |
·总结 | 第71-72页 |
·展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |
附录 | 第77-92页 |