CMOS宽带频率合成器研究与设计
摘要 | 第1-6页 |
ABSTRACT | 第6-8页 |
目录 | 第8-10页 |
第1章 绪论 | 第10-13页 |
·课题研究背景 | 第10-11页 |
·国内外现状及研究意义 | 第11-12页 |
·论文的主要内容和组织 | 第12-13页 |
第2章 频率合成器基础 | 第13-27页 |
·鉴相器 (PD) | 第13-15页 |
·电荷泵(CP) | 第15-16页 |
·压控振荡器(VCO) | 第16页 |
·环路滤波器(LPF) | 第16-18页 |
·锁相环的线性模型 | 第18-21页 |
·二阶锁相环路 | 第19-20页 |
·三阶锁相环路 | 第20-21页 |
·锁相环的噪声分析 | 第21-24页 |
·带内噪声 | 第22-23页 |
·VCO 噪声 | 第23-24页 |
·频率合成器的系统指标 | 第24-27页 |
·频率分辨率 | 第24页 |
·捕获时间 | 第24页 |
·频谱杂散 | 第24-25页 |
·相位噪声 | 第25页 |
·积分 RMS 相位误差与时间抖动 | 第25-27页 |
第3章 电感电容压控振荡器原理 | 第27-42页 |
·电感电容压控振荡器设计考虑 | 第27-32页 |
·负阻振荡器原理 | 第27-28页 |
·片上电感 | 第28-30页 |
·可变电容 | 第30-31页 |
·LC 压控振荡器拓扑结构 | 第31-32页 |
·宽带压控振荡器的实现 | 第32-36页 |
·宽带压控振荡器分类 | 第32-34页 |
·低增益变化的压控振荡器 | 第34-36页 |
·相位噪声 | 第36-38页 |
·相位噪声的定义 | 第36-37页 |
·相位噪声对通信系统的影响 | 第37-38页 |
·LC VCO 相位噪声优化 | 第38-42页 |
·电流源尺寸优化 | 第38页 |
·尾电流大电容及共模点二次谐波滤波网络 | 第38-39页 |
·补偿电阻抑制上变频 | 第39-42页 |
第4章 分频器原理 | 第42-54页 |
·双模数字分频器 | 第42-44页 |
·基于双模预分频器的可编程分频器 | 第44-45页 |
·多模分频器 | 第45-47页 |
·传统的多模分频器 | 第45-47页 |
·多模分频器的改进结构 | 第47页 |
·电流模式逻辑(CML) | 第47-51页 |
·电阻负载的 CML 锁存器 | 第48-49页 |
·PMOS 负载的 CML 锁存器 | 第49页 |
·多模分频器的功耗优化 | 第49-51页 |
·真单相时钟(TSPC) | 第51-54页 |
·9 管 TSPC 触发器结构 | 第51-52页 |
·消除电荷共享的触发器设计 | 第52-54页 |
第5章 电路设计 | 第54-67页 |
·宽带频率合成器的整体实现 | 第54-55页 |
·宽带 LC VCO 设计 | 第55-58页 |
·多模分频器设计 | 第58-60页 |
·分频器结构 | 第58-59页 |
·分频器仿真结果 | 第59-60页 |
·鉴频鉴相器电路设计 | 第60-62页 |
·电荷泵电路设计 | 第62-64页 |
·电荷泵中非理想因素分析 | 第62-63页 |
·电荷泵电路设计 | 第63-64页 |
·环路滤波器设计 | 第64-65页 |
·版图及锁相环系统仿真 | 第65-67页 |
第6章 芯片测试 | 第67-70页 |
·测试结果 | 第67-70页 |
第7章 总结与展望 | 第70-72页 |
·总结 | 第70页 |
·展望 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
附录 | 第76-77页 |
详细摘要 | 第77-80页 |