| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 引言 | 第10-18页 |
| ·课题背景及意义 | 第10-12页 |
| ·对讲机数字化及其意义 | 第10-11页 |
| ·数字对讲机的应用与进展 | 第11-12页 |
| ·现有数字对讲机的标准 | 第12-13页 |
| ·欧洲标准 | 第12-13页 |
| ·美国标准 | 第13页 |
| ·项目背景情况介绍 | 第13-15页 |
| ·本课题的意义 | 第15-16页 |
| ·研究工作与方法 | 第16-17页 |
| ·论文的结构与安排 | 第17-18页 |
| 第2章 数字对讲机实验平台的整体结构设计 | 第18-49页 |
| ·数字对讲机实验平台软件方案设计 | 第18-26页 |
| ·软件系统的需求分析 | 第18-19页 |
| ·软件系统的架构 | 第19-20页 |
| ·数字对讲机对操作系统的要求 | 第20-22页 |
| ·操作系统的比较和选择 | 第22-26页 |
| ·操作系统的选型 | 第26页 |
| ·数字对讲机调制方式的选择与实现 | 第26-42页 |
| ·数字对讲机对于调制技术的要求 | 第26-27页 |
| ·GMSK 和CP4FSK | 第27-38页 |
| ·调制方案的选择 | 第38页 |
| ·调制解调芯片的选型 | 第38-42页 |
| ·数字对讲机实验平台硬件方案的总体设计 | 第42-49页 |
| ·嵌入式处理器的选择 | 第42-45页 |
| ·硬件结构的设计思路 | 第45-48页 |
| ·数字对讲机实验平台硬件整体架构 | 第48-49页 |
| 第3章 数字对讲机实验平台软件系统的开发 | 第49-87页 |
| ·Windows Embedded CE 操作系统的特性 | 第49-52页 |
| ·Windows Embedded CE 的内存管理 | 第52-56页 |
| ·虚拟内存管理 | 第52页 |
| ·系统内存映射 | 第52-54页 |
| ·内核地址空间 | 第54-55页 |
| ·进程地址空间 | 第55-56页 |
| ·板级支持包的开发 | 第56-64页 |
| ·板级支持包的整体结构 | 第56-57页 |
| ·OEM 适配层设计 | 第57-59页 |
| ·KITL 设计 | 第59-60页 |
| ·启动加载程序的设计 | 第60-63页 |
| ·Windows Embedded CE 系统启动流程 | 第63-64页 |
| ·驱动程序设计 | 第64-68页 |
| ·驱动程序的分类 | 第65-67页 |
| ·驱动程序的动态加载 | 第67-68页 |
| ·系统中断体系结构、 | 第68-73页 |
| ·S3C2440 的中断结构 | 第68-71页 |
| ·Windows Embedded CE 的中断结构 | 第71-72页 |
| ·驱动程序的中断实现 | 第72页 |
| ·OAL 的中断处理设计 | 第72-73页 |
| ·内核的中断处理结构 | 第73页 |
| ·ADF7021 控制系统的设计 | 第73-87页 |
| ·双串行接口控制驱动程序的设计 | 第73-76页 |
| ·双串行接口和SWD 中断驱动的实现 | 第76-81页 |
| ·ADF7021 驱动程序设计 | 第81-85页 |
| ·ADF7021 测试程序设计 | 第85-87页 |
| 第4章 数字对讲机实验平台硬件系统的研制 | 第87-103页 |
| ·核心平台的设计 | 第87-95页 |
| ·S3C2440 处理器 | 第87-89页 |
| ·存储器结构设计 | 第89-91页 |
| ·复位电路设计 | 第91-92页 |
| ·时钟电路设计 | 第92-93页 |
| ·电源电路 | 第93-95页 |
| ·外围电路接口 | 第95-100页 |
| ·JTAG 接口电路 | 第95-96页 |
| ·串行接口电路 | 第96-97页 |
| ·总线电路 | 第97-98页 |
| ·外围接口电路板复位电路设计 | 第98页 |
| ·以太网接口 | 第98-99页 |
| ·音频模块电路设计 | 第99-100页 |
| ·调制解调/射频前端模块电路设计 | 第100-103页 |
| ·调制解调/射频前端模块电路设计 | 第100-101页 |
| ·ADF7021 模块电路设计 | 第101-103页 |
| 第5章 结论 | 第103-105页 |
| 参考文献 | 第105-107页 |
| 致谢 | 第107-108页 |
| 个人简历 | 第108页 |