摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-11页 |
·课题研究的背景及意义 | 第8页 |
·国内外的研究动态 | 第8-9页 |
·本论文完成的工作 | 第9-11页 |
2 直接序列扩频通信的理论基础 | 第11-19页 |
·扩频通信的理论基础 | 第11-12页 |
·基本理论 | 第11-12页 |
·扩频通信的特点 | 第12页 |
·直接序列扩频通信系统 | 第12-15页 |
·伪随机序列 | 第15-18页 |
·m序列 | 第16-17页 |
·Gold序列 | 第17-18页 |
·本章小结 | 第18-19页 |
3 大频偏下直扩信号的快速捕获 | 第19-45页 |
·多普勒频偏对伪码捕获的影响 | 第19-22页 |
·传统二维串行捕获方法 | 第22-23页 |
·基于多普勒频率补偿-频域匹配的直扩信号快速捕获方案 | 第23-38页 |
·基于FFT的伪码快速捕获 | 第23-28页 |
·基于多普勒滤波器组的多普勒频率补偿 | 第28-30页 |
·消除数据调制的影响 | 第30-33页 |
·基于多普勒频率补偿-频域匹配的并行捕获系统结构 | 第33-36页 |
·自适应门限捕获技术 | 第36-38页 |
·仿真实验结果与分析 | 第38-44页 |
·仿真参数设置 | 第38-39页 |
·捕获系统的仿真结果 | 第39-40页 |
·检测概率、虚警概率和捕获时间 | 第40-42页 |
·消除数据调制影响措施对检测信噪比的影响 | 第42-44页 |
·本章小结 | 第44-45页 |
4 直扩信号伪码跟踪的研究 | 第45-62页 |
·锁相环的基本原理 | 第45-46页 |
·非相干超前-滞后延迟锁定环 | 第46-54页 |
·环路鉴别特性 | 第48-50页 |
·环路的等效相位模型 | 第50-52页 |
·环路参数与环路性能的关系 | 第52-54页 |
·延迟锁定环的仿真与分析 | 第54-61页 |
·环路参数的选择 | 第54-56页 |
·坏路仿真结果 | 第56-61页 |
·本章小结 | 第61-62页 |
5 基于多普勒频率补偿-频域匹配快速捕获的FPGA设计验证 | 第62-71页 |
·快捕系统总体设计方案 | 第62-63页 |
·子模块设计 | 第63-68页 |
·接收信号数据预处理模块的实现 | 第63-65页 |
·多普勒滤波模块的实现 | 第65页 |
·相位补偿模块的实现 | 第65-66页 |
·数据重排序及双倍长度添零模块的实现 | 第66页 |
·FFT码相位并行捕获模块的实现 | 第66-68页 |
·资源占用情况 | 第68-70页 |
·本章小结 | 第70-71页 |
6 总结与展望 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-75页 |