基于PCIE接口的网卡硬件设计
摘要 | 第1-6页 |
ABSTRACT | 第6-12页 |
插图索引 | 第12-15页 |
附表索引 | 第15-16页 |
第1章 绪论 | 第16-20页 |
·课题背景及意义 | 第16-17页 |
·网卡发展方向 | 第17-18页 |
·本论文的主要内容及特点 | 第18-19页 |
·网卡运行物理环境支持 | 第18页 |
·网卡硬件部分关键器件 | 第18页 |
·网卡硬件设计的特点 | 第18-19页 |
·本章小结 | 第19-20页 |
第2章 网卡工作原理 | 第20-24页 |
·网卡的介绍 | 第20-23页 |
·MAC 控制器 | 第20-21页 |
·PHY 的功能 | 第21页 |
·与传输介质的连接 | 第21-22页 |
·网络间的冲突协商 | 第22页 |
·PHY 和 MAC 之间如何进行沟通 | 第22页 |
·E~2PROM 和 BOOTROM | 第22-23页 |
·网卡的供电 | 第23页 |
·网卡的工作原理 | 第23页 |
·本章小结 | 第23-24页 |
第3章 系统硬件设计 | 第24-65页 |
·网卡框图 | 第24-25页 |
·网络处理器 | 第25-29页 |
·XLS408 处理器单元功能描述 | 第25-26页 |
·XLS408 处理器总线信号 | 第26-29页 |
·RAM 的设计 | 第29-35页 |
·DDR2 SDRAM 新功能 | 第29-30页 |
·DDR2 ODT 功能 | 第29-30页 |
·DDR2 边沿斜率补偿技术 | 第30页 |
·DDR2 SDRAM 方案选择 | 第30-31页 |
·DDR2 SDRAM 电路设计 | 第31页 |
·DDR2 SDRAM 总线的时序要求 | 第31-35页 |
·ROM 的设计 | 第35-40页 |
·FLASH ROM 的设计 | 第35-39页 |
·开关 K 的实现 | 第37-38页 |
·FLASH 的读写时序 | 第38-39页 |
·E~2PROM 电路设计 | 第39-40页 |
·I~2C 总线协议 | 第39-40页 |
·PHY 电路设计 | 第40-46页 |
·PHY 芯片的选择 | 第40页 |
·PHY 芯片88E1112 的介绍 | 第40-41页 |
·PHY 芯片88E1112 的设计 | 第41-43页 |
·PHY 芯片88E1112 工作原理 | 第43-46页 |
·时钟 | 第43页 |
·硬件配置 | 第43-45页 |
·LED 的显示 | 第45-46页 |
·寄存器定义 | 第46页 |
·RJ45 网络接口 | 第46-48页 |
·通讯网接口变压器 | 第46-47页 |
·通讯网接口变压器排板注意 | 第47-48页 |
·电源 | 第48-56页 |
·PTH08T240W 的特点 | 第48-51页 |
·PTH08T240W 的应用 | 第49-50页 |
·SmartSync 的实现 | 第50-51页 |
·TPS74401 的特点 | 第51-54页 |
·TPS74401 的应用 | 第53-54页 |
·内存 DDR2 电源的设计 | 第54-56页 |
·VDD、VDDL、VDDQ 电源的设计 | 第54-55页 |
·VREF 电源的设计 | 第55页 |
·VTT 电源的设计 | 第55-56页 |
·系统接口电路 | 第56-62页 |
·JTAG 接口 | 第56-57页 |
·UART 接口 | 第57-58页 |
·PCI E 接口 | 第58-62页 |
·PCI E 总线简介 | 第58页 |
·PCI E 总线的特点 | 第58-60页 |
·PCI E 总线接口的设计 | 第60-62页 |
·其它附属电路 | 第62-64页 |
·上电复位电路 | 第62-63页 |
·温度监控电路 | 第63-64页 |
·ADT7481 的介绍 | 第63-64页 |
·ADT7481 的应用 | 第64页 |
·本章小结 | 第64-65页 |
第4章 信号完整性分析 | 第65-78页 |
·如何保证信号的完整性 | 第65-66页 |
·从抗干扰角度去考虑 | 第65-66页 |
·常用措施 | 第66页 |
·高速信号传输中信号完整性问题以及解决方法 | 第66-68页 |
·反射是造成信号完整性问题的因素之一 | 第66-67页 |
·串扰也是造成信号完整性问题的因素之一 | 第67-68页 |
·其他因素影响信号完整性 | 第68页 |
·问题解决和结论 | 第68-69页 |
·反射的解决方法 | 第68页 |
·串扰解决方法 | 第68-69页 |
·阻抗匹配 | 第69-73页 |
·源端匹配 | 第69-70页 |
·终端匹配 | 第70-71页 |
·终端直流匹配 | 第70页 |
·差分终端匹配 | 第70-71页 |
·DDR2 总线的信号完整性仿真 | 第71-73页 |
·DDR2 芯片数据线仿真 | 第71-72页 |
·地址的控制信号的信号质量仿真 | 第72-73页 |
·PCB 布局布线 | 第73-77页 |
·电源部分 | 第73-75页 |
·电容 | 第74页 |
·电感 | 第74-75页 |
·磁珠 | 第75页 |
·总线部分 | 第75-77页 |
·DDR2 总线 | 第75-76页 |
·PCI E 总线和 SGMII 总线 | 第76-77页 |
·本章小结 | 第77-78页 |
第5章 网卡的测试及分析 | 第78-84页 |
·示波器探头的介绍 | 第78-79页 |
·无源探头 | 第78页 |
·有源探头 | 第78-79页 |
·设计验证及分析 | 第79-83页 |
·本章小结 | 第83-84页 |
结论 | 第84-85页 |
参考文献 | 第85-88页 |
致谢 | 第88-89页 |
附录 A(攻读学位期间所发表的学术论文) | 第89-90页 |
附录 B(实际电路原理图) | 第90-98页 |