摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第9-18页 |
1.1 课题背景及研究的目的和意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-16页 |
1.2.1 信道编码技术的国内外研究现状及分析 | 第10-14页 |
1.2.2 TPC编译码技术的国内外研究现状及分析 | 第14-16页 |
1.2.3 国内外研究现状分析 | 第16页 |
1.3 本文的主要研究内容 | 第16-18页 |
第2章 TPC编码原理与硬判决译码算法 | 第18-35页 |
2.1 信道模型 | 第18-19页 |
2.1.1 二进制信道 | 第18页 |
2.1.2 高斯信道 | 第18-19页 |
2.2 线性分组码 | 第19-23页 |
2.2.1 生成矩阵与校验矩阵 | 第21页 |
2.2.2 系统码与非系统码 | 第21-22页 |
2.2.3 Hamming码与扩展Hamming码 | 第22-23页 |
2.3 TPC编码原理 | 第23-25页 |
2.3.1 二维TPC编码过程 | 第23-24页 |
2.3.2 三维TPC编码过程 | 第24-25页 |
2.4 TPC硬判决译码算法及其译码性能 | 第25-34页 |
2.4.1 扩展Hamming码的代数译码算法 | 第25-30页 |
2.4.2 TPC硬判决译码算法的纠错能力 | 第30-32页 |
2.4.3 不同码型对TPC硬判决译码性能的影响与分析 | 第32-33页 |
2.4.4 迭代次数对TPC硬判决译码性能的影响与分析 | 第33-34页 |
2.5 本章小结 | 第34-35页 |
第3章 TPC软判决译码算法研究 | 第35-61页 |
3.1 TPC软判决译码理论 | 第35-39页 |
3.1.1 最大似然译码 | 第35-37页 |
3.1.2 软判决译码 | 第37-38页 |
3.1.3 迭代译码 | 第38-39页 |
3.2 Chase译码算法 | 第39-44页 |
3.2.1 Chase译码算法原理 | 第39-41页 |
3.2.2 Chase译码算法的实现过程 | 第41-44页 |
3.3 基于Chase算法的SISO迭代译码算法 | 第44-48页 |
3.3.1 基于Chase算法的SISO迭代译码算法原理 | 第44-46页 |
3.3.2 基于Chase算法的SISO迭代译码结构 | 第46-48页 |
3.4 TPC软判决译码性能仿真与分析 | 第48-55页 |
3.4.1 TPC码型对TPC译码性能的影响与分析 | 第49-50页 |
3.4.2 迭代次数对TPC译码性能的影响与分析 | 第50-51页 |
3.4.3 最不可靠位个数对TPC译码性能的影响与分析 | 第51-53页 |
3.4.4 量化级数对TPC译码性能的影响与分析 | 第53-54页 |
3.4.5 判决方式对TPC译码性能的影响与分析 | 第54-55页 |
3.5 单路数据传输系统中TPC编译码算法改进 | 第55-59页 |
3.5.1 解调器与译码器之间的信息传递 | 第55-56页 |
3.5.2 通过提高采样率改进单路TPC编译码算法 | 第56-57页 |
3.5.3 仿真结果与分析 | 第57-59页 |
3.6 本章小结 | 第59-61页 |
第4章 双路TPC编译码算法研究 | 第61-76页 |
4.1 双路数据传输系统 | 第61-65页 |
4.1.1 双路数据传输系统模型 | 第61-62页 |
4.1.2 SISO译码器中软信息的获取 | 第62-65页 |
4.2 TPC双路数据差分编译码算法 | 第65-69页 |
4.2.1 双路数据差分编码方案 | 第65-66页 |
4.2.2 双路数据差分译码算法 | 第66-67页 |
4.2.3 双路数据差分编译码算法仿真结果及分析 | 第67-69页 |
4.3 TPC双路数据合并编译码算法 | 第69-75页 |
4.3.1 双路数据合并译码算法 | 第70-71页 |
4.3.2 AWGN信道条件下仿真与分析 | 第71-73页 |
4.3.3 BSC信道下仿真与分析 | 第73-75页 |
4.4 本章小结 | 第75-76页 |
结论 | 第76-77页 |
参考文献 | 第77-82页 |
致谢 | 第82页 |