宽带高速频率合成器的设计与实现
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 研究工作的背景与意义 | 第10页 |
1.2 超短波电台的发展现状 | 第10-12页 |
1.3 频率合成器技术的国内外研究历史与现状 | 第12-13页 |
1.4 本文的主要贡献与创新 | 第13-14页 |
1.5 本论文的结构安排 | 第14-16页 |
第二章 频率合成技术基础概要 | 第16-23页 |
2.1 频率合成技术的分类 | 第16-18页 |
2.1.1 直接模拟频率合成法 | 第16页 |
2.1.2 锁相环频率合成法 | 第16-17页 |
2.1.3 直接数字频率合成法 | 第17-18页 |
2.2 频率合成器技术指标分析 | 第18-22页 |
2.2.1 频率带宽 | 第18页 |
2.2.2 频率稳定度 | 第18-20页 |
2.2.3 频率分辨率 | 第20页 |
2.2.4 频率转换时间 | 第20页 |
2.2.5 频谱质量 | 第20-22页 |
2.3 本章小结 | 第22-23页 |
第三章 宽带高速频率合成器方案设计 | 第23-58页 |
3.1 宽带高速频率合成器技术指标要求 | 第23-26页 |
3.1.1 一般要求 | 第23页 |
3.1.2 主要技术指标要求 | 第23-26页 |
3.2 宽带高速频率合成器方案设计 | 第26-47页 |
3.2.1 设计原则 | 第26页 |
3.2.2 设计思路及指标论证 | 第26-34页 |
3.2.3 研究实施方案 | 第34-47页 |
3.3 关键技术研究与实现 | 第47-57页 |
3.3.1 环路滤波器设计 | 第47-51页 |
3.3.2 算法与时序设计 | 第51-57页 |
3.4 本章小结 | 第57-58页 |
第四章 宽带高速频率合成器的实现 | 第58-67页 |
4.1 详细线路设计 | 第58-61页 |
4.1.1 一本振详细设计 | 第58-59页 |
4.1.2 二本振详细设计 | 第59-60页 |
4.1.3 电源详细设计 | 第60页 |
4.1.4 时钟电路详细设计 | 第60-61页 |
4.2 PCB设计 | 第61-66页 |
4.2.1 PCB布局 | 第61-62页 |
4.2.2 抗干扰设计 | 第62-64页 |
4.2.3 滤波电路设计 | 第64页 |
4.2.4 PCB设计实现 | 第64-65页 |
4.2.5 装配的电路板 | 第65-66页 |
4.3 本章小结 | 第66-67页 |
第五章 宽带高速频率合成器的测试与验证 | 第67-83页 |
5.1 测试情况 | 第67-78页 |
5.1.1 调试及测试 | 第67-68页 |
5.1.2 测试图及数据整理 | 第68-78页 |
5.2 系统验证情况 | 第78-80页 |
5.2.1 环境试验 | 第79页 |
5.2.2 电磁兼容性分析 | 第79页 |
5.2.3 可靠性和生产性分析 | 第79-80页 |
5.3 问题及解决方法 | 第80-81页 |
5.3.1 一本振失锁问题 | 第80-81页 |
5.3.2 干扰问题 | 第81页 |
5.4 研究成果对比 | 第81-82页 |
5.5 本章小结 | 第82-83页 |
第六章 全文总结与展望 | 第83-85页 |
6.1 全文总结 | 第83-84页 |
6.2 后续工作展望 | 第84-85页 |
致谢 | 第85-86页 |
参考文献 | 第86-87页 |