高精度双向时间频率比对基带设备研究
| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 目录 | 第7-9页 |
| 第一章 绪论 | 第9-14页 |
| 1.1 研究背景 | 第9-10页 |
| 1.2 研究意义 | 第10-11页 |
| 1.3 国内外发展现状和发展势态 | 第11-12页 |
| 1.4 本论文的结构安排 | 第12-14页 |
| 第二章 双向时间频率比对相关理论 | 第14-26页 |
| 2.1 时间频率同步技术的背景 | 第14页 |
| 2.2 双向时间频率比对技术的工作原理 | 第14-17页 |
| 2.3 双向时间频率比对系统 | 第17-18页 |
| 2.4 数字基带的理论基础 | 第18-25页 |
| 2.4.1 带通采样定理 | 第18-19页 |
| 2.4.2 窄相关技术 | 第19-20页 |
| 2.4.3 窄带干扰抑制算法分析 | 第20-25页 |
| 2.5 本章小结 | 第25-26页 |
| 第三章 双向时间频率比对基带模块设计 | 第26-43页 |
| 3.1 基带设备的任务及功能要求 | 第26页 |
| 3.2 技术指标 | 第26-27页 |
| 3.3 基带设备模块组成 | 第27页 |
| 3.4 基带硬件功能模块设计 | 第27-37页 |
| 3.4.1 调制模块设计 | 第27-30页 |
| 3.4.2 接收机模块设计 | 第30-37页 |
| 3.4.3 时码产生模块设计 | 第37页 |
| 3.5 监控及数据处理软件 | 第37-42页 |
| 3.5.1 软件的组成及原理 | 第38-42页 |
| 3.6 本章小结 | 第42-43页 |
| 第四章 双向时间频率比对基带硬件平台设计 | 第43-48页 |
| 4.1 CPCI 总线平台 | 第43-44页 |
| 4.2. 信号处理板 | 第44-45页 |
| 4.3 调制信道盒 | 第45-47页 |
| 4.4 本章小结 | 第47-48页 |
| 第五章 系统测试与分析 | 第48-55页 |
| 5.1 试验设备与仪器配置 | 第48页 |
| 5.2 试验项目 | 第48-54页 |
| 5.2.1 调制器指标测试 | 第48-49页 |
| 5.2.2 接收机指标测试 | 第49-51页 |
| 5.2.3 系统测试 | 第51-54页 |
| 5.3 本章小结 | 第54-55页 |
| 结论 | 第55-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-59页 |
| 攻硕期间取得的研究成果 | 第59-60页 |