基于访存密度的内存控制器调度研究
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-14页 |
| 1.1 研究的背景 | 第8-9页 |
| 1.2 国内外研究现状 | 第9-11页 |
| 1.3 研究的目的和意义 | 第11-12页 |
| 1.4 本文主要研究内容 | 第12-14页 |
| 2 DRAM内存系统基础 | 第14-23页 |
| 2.1 DRAM基本结构 | 第14-15页 |
| 2.2 DRAM基本命令 | 第15-18页 |
| 2.3 DRAM内存控制器 | 第18-22页 |
| 2.4 本章小结 | 第22-23页 |
| 3 内存调度设计 | 第23-31页 |
| 3.1 PAR-BS内存调度分析 | 第23-27页 |
| 3.2 PBMFS内存调度设计 | 第27-30页 |
| 3.3 本章小结 | 第30-31页 |
| 4 PBMFS内存调度仿真实现 | 第31-47页 |
| 4.1 仿真工具 | 第31-34页 |
| 4.2 GEM5与DRAMSim2集成 | 第34-36页 |
| 4.3 仿真系统主要模块及接 | 第36-38页 |
| 4.4 PBMFS相关数据结构 | 第38-40页 |
| 4.5 PBMFS主要程序流程 | 第40-45页 |
| 4.6 硬件开销 | 第45-46页 |
| 4.7 本章小结 | 第46-47页 |
| 5 仿真实验及结果分析 | 第47-55页 |
| 5.1 仿真说明 | 第47-50页 |
| 5.2 仿真结果分析 | 第50-54页 |
| 5.3 本章小结 | 第54-55页 |
| 6 总结与展望 | 第55-57页 |
| 6.1 全文总结 | 第55-56页 |
| 6.2 展望 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-61页 |