基于信道化分解的高精细宽带实时频谱分析技术研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略词表 | 第10-11页 |
第一章 绪论 | 第11-16页 |
1.1 研究背景与意义 | 第11-12页 |
1.2 国内外频谱分析技术现状 | 第12-13页 |
1.3 本文的研究内容及创新点 | 第13-14页 |
1.4 论文的章节安排 | 第14-16页 |
第二章 信道化频谱分析仪总体方案设计 | 第16-27页 |
2.1 经典频谱分析仪设计方案 | 第16-19页 |
2.1.1 超外差扫频式频谱分析仪 | 第16-17页 |
2.1.2 FFT变换频谱分析仪 | 第17-18页 |
2.1.3 实时频谱分析仪 | 第18-19页 |
2.2 信道化频谱分析仪设计架构及技术指标 | 第19-20页 |
2.3 信道化频谱分析仪中频硬件方案 | 第20-21页 |
2.4 信道化频谱分析仪中频子模块方案 | 第21-26页 |
2.4.1 数据采集板硬件方案设计 | 第21-22页 |
2.4.2 数字下变频处理模块方案设计 | 第22-23页 |
2.4.3 信道化处理模块方案设计 | 第23-25页 |
2.4.4 数据接口模块方案设计 | 第25-26页 |
2.5 本章小结 | 第26-27页 |
第三章 数据采集板电路设计 | 第27-34页 |
3.1 数据采样理论分析 | 第27-29页 |
3.2 采集板电路设计 | 第29-33页 |
3.3 本章小结 | 第33-34页 |
第四章 数字下变频的设计与实现 | 第34-51页 |
4.1 数字下变频的基本原理 | 第34-35页 |
4.2 异步数据接口模块的研究与设计 | 第35-36页 |
4.3 数字混频的研究与实现 | 第36-40页 |
4.3.1 数字混频理论研究 | 第36-38页 |
4.3.2 数字混频FPGA实现 | 第38-40页 |
4.4 变速率采样研究与实现 | 第40-50页 |
4.4.1 变速率采样理论研究 | 第40-43页 |
4.4.2 变速率采样的设计与实现 | 第43-50页 |
4.5 本章小结 | 第50-51页 |
第五章 多相滤波的信道化设计与实现 | 第51-71页 |
5.1 多相滤波算法研究 | 第51-57页 |
5.1.1 经典多相滤波算法研究 | 第51-53页 |
5.1.2 信道化多相滤波算法研究 | 第53-57页 |
5.2 双路补偿多相滤波算法研究 | 第57-62页 |
5.3 信道化多相滤波模块FPGA实现 | 第62-66页 |
5.4 数据接口模块设计及实现 | 第66-70页 |
5.5 本章小结 | 第70-71页 |
第六章 设计验证与结果分析 | 第71-79页 |
6.1 硬件平台搭建 | 第71-72页 |
6.2 数字下变频模块验证 | 第72-75页 |
6.3 信道化多相滤波模块验证 | 第75-78页 |
6.4 本章小结 | 第78-79页 |
第七章 总结与展望 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-84页 |
攻硕期间取得的研究成果 | 第84-85页 |