AAC解码器中合成滤波器组的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-15页 |
| ·数字音频技术的发展 | 第10-12页 |
| ·本文的选题依据 | 第12页 |
| ·本文研究意义和国内外研究现状 | 第12-13页 |
| ·本文的主要工作 | 第13页 |
| ·本文的章节安排 | 第13-15页 |
| 第二章 AAC解码系统 | 第15-21页 |
| ·AAC的分层配置 | 第15-16页 |
| ·AAC的解码流程 | 第16-19页 |
| ·比特流分离器 | 第17页 |
| ·无噪声解码&反量化 | 第17-18页 |
| ·频谱处理 | 第18-19页 |
| ·滤波器组 | 第19页 |
| ·AAC解码器的系统结构 | 第19-21页 |
| 第三章 Filterbank解码的系统级设计 | 第21-45页 |
| ·Filterbank的算法研究 | 第21-26页 |
| ·IMDCT算法 | 第22-23页 |
| ·加窗与帧切换算法 | 第23-26页 |
| ·叠加算法 | 第26页 |
| ·Filterbank的实现方案 | 第26-27页 |
| ·IMDCT的快速算法 | 第27-29页 |
| ·基于递归结构的快速算法 | 第27-28页 |
| ·基于DCT的快速算法 | 第28页 |
| ·基于FFT的快速算法 | 第28页 |
| ·不同IMDCT快速算法的比较 | 第28-29页 |
| ·本文的IMDCT快速算法 | 第29-36页 |
| ·算法的改进 | 第29-30页 |
| ·算法的流程 | 第30页 |
| ·IFFT的处理 | 第30-34页 |
| ·算法的仿真 | 第34-36页 |
| ·加窗与叠加的设计 | 第36-45页 |
| ·窗函数的设计 | 第36-39页 |
| ·加窗处理的设计 | 第39-43页 |
| ·叠加处理的设计 | 第43-45页 |
| 第四章 IMDCT原型芯片设计与实现 | 第45-68页 |
| ·IP核技术 | 第45-46页 |
| ·FPGA原型芯片设计方法 | 第46-47页 |
| ·IMDCT总体硬件实现方案 | 第47-51页 |
| ·IMDCT的功能概述 | 第47-48页 |
| ·IMDCT的接口说明 | 第48页 |
| ·IMDCT的解码流程 | 第48-50页 |
| ·IMDCT的硬件架构 | 第50-51页 |
| ·IMDCT的IP核设计 | 第51-61页 |
| ·系数ROM的设计 | 第51-52页 |
| ·数据RAM的设计 | 第52-53页 |
| ·算术单元的设计 | 第53-57页 |
| ·控制单元的设计 | 第57-61页 |
| ·IMDCT的FPGA原型芯片 | 第61-66页 |
| ·电路综合 | 第61-64页 |
| ·资源占用分析 | 第64-65页 |
| ·静态时序分析 | 第65-66页 |
| ·与其它IMDCT实现方案的比较 | 第66-68页 |
| 第五章 Filterbank的验证 | 第68-76页 |
| ·软硬件协同验证平台 | 第68-69页 |
| ·软硬件协同验证 | 第68页 |
| ·验证平台结构 | 第68-69页 |
| ·IMDCT原型芯片的验证 | 第69-71页 |
| ·测试平台的搭建 | 第69-70页 |
| ·物理级的FPGA验证 | 第70-71页 |
| ·解码精度的定量分析 | 第71页 |
| ·Filterbank实时解码验证 | 第71-76页 |
| ·音频专用DSP核 | 第71-72页 |
| ·实时验证系统 | 第72-74页 |
| ·解码时间的统计 | 第74页 |
| ·解码精度的定性分析 | 第74-76页 |
| 第六章 结论 | 第76-77页 |
| 致谢 | 第77-78页 |
| 参考文献 | 第78-80页 |
| 作者简介及攻硕期间取得的成果 | 第80-81页 |