基于HEVC的帧内预测算法优化与并行化设计
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第1章 绪论 | 第9-15页 |
·课题来源、研究背景及意义 | 第9-10页 |
·课题来源 | 第9页 |
·课题研究背景及意义 | 第9-10页 |
·国内外研究现状 | 第10-13页 |
·帧内预测快速算法研究现状 | 第10-11页 |
·帧内预测算法并行化研究现状 | 第11-13页 |
·论文的主要工作及组织结构 | 第13-15页 |
第2章 基于块分割的帧内预测算法优化 | 第15-27页 |
·块分割可优化性分析 | 第15-19页 |
·块分割计算复杂度的分析 | 第15-18页 |
·块分割优化方案 | 第18-19页 |
·基于率失真优化的快速CU划分算法 | 第19-25页 |
·理论分析与实验统计 | 第19-21页 |
·优化方案 | 第21-22页 |
·实验仿真结果及分析 | 第22-25页 |
·本章小结 | 第25-27页 |
第3章 基于预测模式选择的帧内预测算法优化 | 第27-39页 |
·预测模式选择可优化性分析 | 第27-31页 |
·预测模式选择计算复杂度的分析 | 第27-29页 |
·预测模式选择优化方案 | 第29-31页 |
·基于模式分组的帧内预测模式快速选择算法 | 第31-38页 |
·理论分析与实验统计 | 第31-32页 |
·优化的方案 | 第32-34页 |
·实验仿真结果及分析 | 第34-38页 |
·本章小结 | 第38-39页 |
第4章 帧内预测算法在阵列处理器中的并行化设计 | 第39-57页 |
·DPR-CODEC结构概述 | 第39-42页 |
·DPR-CODEC整体结构介绍 | 第39-40页 |
·PE指令和共享寄存器设计 | 第40页 |
·仿真平台DPR-CODEC IDE介绍 | 第40-42页 |
·参考像素平滑的并行化设计 | 第42-48页 |
·参考像素平滑的可并行性分析 | 第42-43页 |
·参考像素平滑并行化设计 | 第43-45页 |
·参考像素平滑并行化仿真验证 | 第45-48页 |
·模式预测的并行化设计 | 第48-54页 |
·模式预测的可并行性分析 | 第48-49页 |
·模式预测的并行化方案 | 第49-52页 |
·模式预测并行化仿真验证 | 第52-54页 |
·本章小结 | 第54-57页 |
第5章 总结与展望 | 第57-59页 |
参考文献 | 第59-61页 |
攻读学位期间取得的研究成果 | 第61-63页 |
致谢 | 第63-64页 |