宽带高速跳频频率合成器设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景 | 第7-8页 |
| ·超短波电台通信的特点 | 第7页 |
| ·超短波电台的发展 | 第7-8页 |
| ·超短波频率合成器研究现状及项目来源 | 第8-9页 |
| ·研究内容及安排 | 第9-11页 |
| 第二章 宽带高速跳频频率合成器方案 | 第11-23页 |
| ·频率合成器综述 | 第11-18页 |
| ·频率合成器的基本概念 | 第11-16页 |
| ·DDS与PLL组合方案研究 | 第16-18页 |
| ·频率合成器的主要技术要求 | 第18-20页 |
| ·电性能指标 | 第18-19页 |
| ·电源要求 | 第19页 |
| ·接口要求 | 第19-20页 |
| ·频率转换时间及工作温度 | 第20页 |
| ·频率合成器方案 | 第20-22页 |
| ·方案设计思路 | 第20-21页 |
| ·方案介绍 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 频率合成器的关键技术讨论 | 第23-33页 |
| ·频率合成器的锁定时间 | 第23-28页 |
| ·调谐电压预置法 | 第23-24页 |
| ·变环路带宽法 | 第24-25页 |
| ·提高鉴相频率法 | 第25-26页 |
| ·分段压控振荡器法 | 第26-28页 |
| ·乒乓环法 | 第28页 |
| ·频率合成器的相位噪声 | 第28-32页 |
| ·相位噪声的概念 | 第28页 |
| ·影响频率合成器的相位噪声的因素 | 第28-30页 |
| ·降低频率合成器相位噪声的措施 | 第30-32页 |
| ·本章小结 | 第32-33页 |
| 第四章 频率合成器的实现及测试 | 第33-67页 |
| ·二本振锁相环路 | 第33-42页 |
| ·二本振环路设计 | 第33-34页 |
| ·器件介绍 | 第34-38页 |
| ·二本振环路仿真设计 | 第38-40页 |
| ·二本振测试结果 | 第40-42页 |
| ·一本振锁相环路 | 第42-64页 |
| ·一本振环路设计 | 第42-44页 |
| ·器件介绍 | 第44-50页 |
| ·各组成部分及参数设计 | 第50-54页 |
| ·一本振部分测试图及数据 | 第54-64页 |
| ·电路板图 | 第64-65页 |
| ·环境适应性和生产性分析 | 第65-66页 |
| ·环境适应性情况 | 第65页 |
| ·可靠性和生产性分析 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 第五章 结论 | 第67-69页 |
| 致谢 | 第69-71页 |
| 参考文献 | 第71-72页 |