| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·数字视频压缩标准 | 第7页 |
| ·视频编解码技术的发展与现状 | 第7-8页 |
| ·视频编码原理 | 第8-9页 |
| ·H.264 算法的硬件实现方案 | 第9-11页 |
| ·专用芯片方案 | 第9-10页 |
| ·FPGA 方案 | 第10页 |
| ·DSP 方案 | 第10-11页 |
| ·DSP 与 DAVINCI 技术概述 | 第11-12页 |
| ·论文主要内容和结构 | 第12-13页 |
| 第二章 H.264 标准与技术 | 第13-25页 |
| ·视频编码基础 | 第13-17页 |
| ·自然视频场景 | 第13页 |
| ·捕捉 | 第13-14页 |
| ·颜色空间 | 第14-17页 |
| ·H.264 编码器体系 | 第17-19页 |
| ·编码器结构 | 第17页 |
| ·.名词解释 | 第17-18页 |
| ·档次和级 | 第18-19页 |
| ·编码格式 | 第19页 |
| ·帧内预测 | 第19-22页 |
| ·帧间预测 | 第22-23页 |
| ·变换 | 第23页 |
| ·量化 | 第23-24页 |
| ·熵编码 | 第24-25页 |
| 第三章 TMS320DM6467 芯片介绍 | 第25-35页 |
| ·DSP 子系统介绍 | 第25-31页 |
| ·DSP 架构 | 第26页 |
| ·指令集 | 第26-27页 |
| ·流水线结构 | 第27-28页 |
| ·内存控制器 | 第28-29页 |
| ·中断 | 第29-31页 |
| ·ARM 子系统简介 | 第31-33页 |
| ·ARM926EJ-S 核心简介 | 第31-32页 |
| ·ARM 与 DSP 集成 | 第32-33页 |
| ·接口和外设 | 第33-35页 |
| 第四章 软件设计实现 | 第35-59页 |
| ·目的和用途 | 第35页 |
| ·系统概述 | 第35-37页 |
| ·硬件平台 | 第37页 |
| ·软件环境 | 第37-39页 |
| ·DSP 软件开发环境 | 第37-38页 |
| ·达芬奇编解码引擎(Codec Engine) | 第38-39页 |
| ·模块划分及工作原理 | 第39-56页 |
| ·码流接收及信息交互模块(emifMsgExch) | 第40-42页 |
| ·视频码流解析模块(h264StreamParse) | 第42-44页 |
| ·ARM 核与 C64x+核信息交互模块(msgExchange) | 第44-47页 |
| ·H.264 解码模块(h264DecCore) | 第47-50页 |
| ·解码图像处理模块(imagePostProcess) | 第50-52页 |
| ·视频格式转换模块(XgaToPal) | 第52-53页 |
| ·图像显示模块(imageDisplay) | 第53-55页 |
| ·看门狗模块(dspWatchdog) | 第55-56页 |
| ·基本数据类型 | 第56-57页 |
| ·各项功能或指标实现情况 | 第57-59页 |
| 第五章 总结和展望 | 第59-61页 |
| 致谢 | 第61-63页 |
| 参考文献 | 第63-65页 |