基于电磁量能器平台的触发信号采集电路的研究
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第一章 引言 | 第10-13页 |
·研究背景及意义 | 第10-11页 |
·国内外研究现状 | 第11页 |
·论文主要工作及安排 | 第11-13页 |
第二章 系统的总体设计方案 | 第13-22页 |
·电磁量能器(EMCal)平台简介 | 第13-14页 |
·触发控制单元(TRU) | 第14-15页 |
·快整形模块Fast OR | 第15-16页 |
·触发控制单元的总体方案设计 | 第16-17页 |
·主要器件选型 | 第17-22页 |
·模数转换器(ADC)的选型 | 第17-19页 |
·FPGA芯片的选型 | 第19-21页 |
·PHY芯片的选型 | 第21-22页 |
第三章 系统的硬件电路设计 | 第22-35页 |
·触发控制单元硬件总体设计 | 第22-23页 |
·ADC模块电路设计 | 第23-25页 |
·FPGA模块的设计 | 第25-28页 |
·FPGA接口的设计 | 第25-27页 |
·FPGA电源的设计 | 第27-28页 |
·FPGA配置模块电路设计 | 第28-29页 |
·以太网模块电路设计 | 第29-31页 |
·电源模块的设计 | 第31-35页 |
·电源方案设计 | 第31-33页 |
·退耦电容的设计 | 第33-35页 |
第四章 高速PCB设计与信号完整性仿真分析 | 第35-55页 |
·高速信号 | 第35页 |
·信号完整性(SI) | 第35-39页 |
·信号完整性概述 | 第35-36页 |
·反射 | 第36-37页 |
·串扰 | 第37-38页 |
·轨道塌陷 | 第38页 |
·电磁兼容(EMC) | 第38-39页 |
·阻抗 | 第39页 |
·触发控制单元的高速PCB设计 | 第39-46页 |
·PCB预布局 | 第39-41页 |
·PCB叠层设计 | 第41-42页 |
·PCB布线设计 | 第42-46页 |
·基于Cadence的SI仿真流程 | 第46-47页 |
·高速LVDS布线设计 | 第47-55页 |
·LVDS预布线的SI仿真 | 第48-49页 |
·LVDS布线的SI分析 | 第49-53页 |
·LVDS布线优化 | 第53-55页 |
第五章 FPGA固件设计 | 第55-68页 |
·时钟模块的设计 | 第55-57页 |
·Virtex-5时钟资源简介 | 第55-56页 |
·时钟模块的逻辑设计 | 第56-57页 |
·ADC配置模块的设计 | 第57-60页 |
·寄存器配置方式 | 第58页 |
·ADC配置模块的逻辑设计 | 第58-59页 |
·功能仿真 | 第59-60页 |
·数据采集模块的设计 | 第60-64页 |
·ISERDES模块 | 第61页 |
·IODELAY模块 | 第61-62页 |
·数据采集模块的逻辑设计 | 第62-63页 |
·功能仿真 | 第63-64页 |
·以太网通信模块的设计 | 第64-68页 |
·基于MicroBlaze的硬件结构搭建 | 第64-66页 |
·软件平台设置 | 第66页 |
·应用程序设计 | 第66-68页 |
第六章 系统调试及性能测试 | 第68-76页 |
·系统调试 | 第68-72页 |
·电源模块调试 | 第68页 |
·FPGA及配置模块调试 | 第68-69页 |
·数据采集模块调试 | 第69-70页 |
·以太网通信模块调试 | 第70-72页 |
·系统性能测试 | 第72-76页 |
·系统误码率测试 | 第72页 |
·系统静态噪声测试 | 第72-74页 |
·系统幅度分辨率测试 | 第74-76页 |
第七章 总结与展望 | 第76-77页 |
·工作总结 | 第76页 |
·展望 | 第76-77页 |
附录 | 第77-78页 |
参考文献 | 第78-81页 |
致谢 | 第81页 |