首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--一般性问题论文--设计、分析、计算论文

基于电磁量能器平台的触发信号采集电路的研究

摘要第1-6页
Abstract第6-10页
第一章 引言第10-13页
   ·研究背景及意义第10-11页
   ·国内外研究现状第11页
   ·论文主要工作及安排第11-13页
第二章 系统的总体设计方案第13-22页
   ·电磁量能器(EMCal)平台简介第13-14页
   ·触发控制单元(TRU)第14-15页
   ·快整形模块Fast OR第15-16页
   ·触发控制单元的总体方案设计第16-17页
   ·主要器件选型第17-22页
     ·模数转换器(ADC)的选型第17-19页
     ·FPGA芯片的选型第19-21页
     ·PHY芯片的选型第21-22页
第三章 系统的硬件电路设计第22-35页
   ·触发控制单元硬件总体设计第22-23页
   ·ADC模块电路设计第23-25页
   ·FPGA模块的设计第25-28页
     ·FPGA接口的设计第25-27页
     ·FPGA电源的设计第27-28页
   ·FPGA配置模块电路设计第28-29页
   ·以太网模块电路设计第29-31页
   ·电源模块的设计第31-35页
     ·电源方案设计第31-33页
     ·退耦电容的设计第33-35页
第四章 高速PCB设计与信号完整性仿真分析第35-55页
   ·高速信号第35页
   ·信号完整性(SI)第35-39页
     ·信号完整性概述第35-36页
     ·反射第36-37页
     ·串扰第37-38页
     ·轨道塌陷第38页
     ·电磁兼容(EMC)第38-39页
     ·阻抗第39页
   ·触发控制单元的高速PCB设计第39-46页
     ·PCB预布局第39-41页
     ·PCB叠层设计第41-42页
     ·PCB布线设计第42-46页
   ·基于Cadence的SI仿真流程第46-47页
   ·高速LVDS布线设计第47-55页
     ·LVDS预布线的SI仿真第48-49页
     ·LVDS布线的SI分析第49-53页
     ·LVDS布线优化第53-55页
第五章 FPGA固件设计第55-68页
   ·时钟模块的设计第55-57页
     ·Virtex-5时钟资源简介第55-56页
     ·时钟模块的逻辑设计第56-57页
   ·ADC配置模块的设计第57-60页
     ·寄存器配置方式第58页
     ·ADC配置模块的逻辑设计第58-59页
     ·功能仿真第59-60页
   ·数据采集模块的设计第60-64页
     ·ISERDES模块第61页
     ·IODELAY模块第61-62页
     ·数据采集模块的逻辑设计第62-63页
     ·功能仿真第63-64页
   ·以太网通信模块的设计第64-68页
     ·基于MicroBlaze的硬件结构搭建第64-66页
     ·软件平台设置第66页
     ·应用程序设计第66-68页
第六章 系统调试及性能测试第68-76页
   ·系统调试第68-72页
     ·电源模块调试第68页
     ·FPGA及配置模块调试第68-69页
     ·数据采集模块调试第69-70页
     ·以太网通信模块调试第70-72页
   ·系统性能测试第72-76页
     ·系统误码率测试第72页
     ·系统静态噪声测试第72-74页
     ·系统幅度分辨率测试第74-76页
第七章 总结与展望第76-77页
   ·工作总结第76页
   ·展望第76-77页
附录第77-78页
参考文献第78-81页
致谢第81页

论文共81页,点击 下载论文
上一篇:移动网络的动态匿名
下一篇:基于本体的学科知识地图构建研究